|
|
  |
MG Expedition ликбез ... |
|
|
|
Feb 8 2012, 12:23
|
Группа: Участник
Сообщений: 12
Регистрация: 26-09-11
Пользователь №: 67 384

|
Объясните пожалуйста что за странности с метрической сеткой в Symbol Editor . Символ сделанный в ИОД открваем в SE всё в порядке размер пина 5 мм шаг 5 мм всё как мне надо. Начинаю сам символ рисовать в SE размер пина округляет до 5.080 мм хотя ставлю ровно 5 мм. да и шаг сетки вроде както пересчитывает... Версия ментора 7.9 update 4 . Мне казалось что проблема с сеткой решена!?
|
|
|
|
|
Feb 8 2012, 13:09
|
Группа: Участник
Сообщений: 12
Регистрация: 26-09-11
Пользователь №: 67 384

|
Цитата(fill @ Feb 8 2012, 16:54)  Установите соответствующее значение Precision=High для данного символа. Работает! СПАСИБО!!!
|
|
|
|
|
Feb 8 2012, 14:05
|

Частый гость
 
Группа: Свой
Сообщений: 159
Регистрация: 6-09-06
Из: Зеленоград
Пользователь №: 20 129

|
Цитата(fill @ Feb 8 2012, 10:30)  Для формулирования ограничений по длине\задержке и выравниванию. Например: цепь состоит из ИМС1--резистор--ИМС2--разъем, вам нужно задать ограничение по длине между ИМС1 и ИМС2, соответственно формируем пару пинов ИМС1-ИМС2 (т.е. это суммарная длина ИМС1--резистор + резистор--ИМС2) на которую и накладываем ограничение. Теперь понятно. Спасибо! Еще вопрос: правильно ли я понимаю, что на вкладке Noise Rules в CES мы можем промоделировать наводку одного проводника на другой. Но ведь это все более наглядно было бы сделать в HyperLynx?
|
|
|
|
|
Feb 9 2012, 07:32
|

Частый гость
 
Группа: Свой
Сообщений: 159
Регистрация: 6-09-06
Из: Зеленоград
Пользователь №: 20 129

|
Цитата(fill @ Feb 8 2012, 19:06)  Формулируем правила наводок (в виде правил параллелизма или абсолютной величины наводки), которые должна выдержать Exp (за счет встроенного упрощенного счетного ядра).
Полноценное моделирование проводим в HL. Спасибо. Еще вопросы: 1) что такое слой buildup, как он в Setup Parameters задается и какое отношение он имеет к переходным micro Vias? 2) В Setup Parameters есть возможность использования калькулятора - не совсем понятно, как он работает - по ширине трассы определяет сопротивление целого слоя и скорость распространения сигнала? 3) Извиняюсь за offtop: Есть ли (пусть на английском) тренинг по DxDesigner для Expedition EE7.9?
|
|
|
|
|
Feb 9 2012, 11:34
|
Знающий
   
Группа: Свой
Сообщений: 791
Регистрация: 14-05-05
Из: Минск
Пользователь №: 5 035

|
Цитата(Voyager @ Feb 9 2012, 10:32)  2) В Setup Parameters есть возможность использования калькулятора - не совсем понятно, как он работает - по ширине трассы определяет сопротивление целого слоя и скорость распространения сигнала? данные попадают из CES, в CES удобнее считать и работать Цитата 3) Извиняюсь за offtop: Есть ли (пусть на английском) тренинг по DxDesigner для Expedition EE7.9? fill уже сообщал что им запретили на англицком  распространять тренинги
--------------------
Будь ты рабочий, будь ты профессор, а DxD-IOD-Exp должен знать каждый, чтобы не стать пособником империализма.
|
|
|
|
|
Feb 9 2012, 11:39
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата 1) что такое слой buildup, как он в Setup Parameters задается и какое отношение он имеет к переходным micro Vias? Есть книга The HDI Handbook First Edition - в ней все это подробно описано. Цитата(Voyager @ Feb 9 2012, 11:32)  3) Извиняюсь за offtop: Есть ли (пусть на английском) тренинг по DxDesigner для Expedition EE7.9?
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Feb 11 2012, 23:24
|
Знающий
   
Группа: Свой
Сообщений: 549
Регистрация: 13-07-10
Из: Солнечногорск-7
Пользователь №: 58 414

|
Как известно, многие микросхемы, имея полностью одинаковую логическую организацию, выпускаются в разных корпусах с различной нумерацией выводов. Создавая в центральной библиотеке компонент (Part), можно связать физические выводы его посадочного места (Cell) и логические из его символа. Можно создать несколько компонентов, у которых будет одинаковый символ, но разные посадочные места и разная связь между физическими и логическими выводами. А теперь вопрос: получится ли номера физических выводов, соответствующих использованному в данном проекте компоненту в конкретном корпусе, передать в процессе разработки в DxDesigner, чтобы они отображались на принципиальной схеме? Если да, то как это делается?
ADD. Уже сам разобрался методом научного тыка. Tools->Package, затем выделить ножки нужных компонентов и поставить галку для значений Pin Number.
Сообщение отредактировал SII - Feb 12 2012, 00:37
|
|
|
|
|
Feb 18 2012, 20:22
|
Знающий
   
Группа: Свой
Сообщений: 791
Регистрация: 14-05-05
Из: Минск
Пользователь №: 5 035

|
Цитата(SII @ Feb 18 2012, 19:55)  Возник такой вопрос....Есть ли способ указать их оптом для всех выводов вообще или для определённой их части? есть 1.выделить все с помощью кнопки с крестиками 2.стандарно через contr (shift) + ЛКМ необходимые для редактирования
--------------------
Будь ты рабочий, будь ты профессор, а DxD-IOD-Exp должен знать каждый, чтобы не стать пособником империализма.
|
|
|
|
|
Feb 25 2012, 15:00
|
Знающий
   
Группа: Свой
Сообщений: 791
Регистрация: 14-05-05
Из: Минск
Пользователь №: 5 035

|
Цитата(SII @ Feb 25 2012, 14:54)  Что-то не могу врубиться, как указать эквивалентность не просто выводов, а пар выводов. Например, имеем преобразователь уровней на 8 линий, у которого 8 пар "вход-выход" и линии управления (типа разрешения выхода и определения направления). Понятное дело, что переставлять его "каналы" можно свободно: логически они полностью равноправны. Однако, поменяв местами входы, необходимо таким же образом менять и выходы. Вот и не пойму, как описать такую эквивалентность. здеся
--------------------
Будь ты рабочий, будь ты профессор, а DxD-IOD-Exp должен знать каждый, чтобы не стать пособником империализма.
|
|
|
|
|
  |
814 чел. читают эту тему (гостей: 814, скрытых пользователей: 0)
Пользователей: 0
|
|
|