реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Тестирование CAN интерфейса, CAN Verification
shems
сообщение Jun 17 2012, 21:22
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 124
Регистрация: 29-12-04
Из: Россия
Пользователь №: 1 731



Дорогие коллеги,

Есть у меня задача - тестирования CAN интерфейса. Сам контроллер интерфейса реализован в микропроцессоре.
Нашел документ, который описывает методику ISO_DIS_16845_(E).
Кто знает, есть ли такое ядро на VHDL или Verilog-е?

Спасибо заранее!

Прикрепленные файлы
Прикрепленный файл  ISO_DIS_16845__E_.pdf ( 483.93 килобайт ) Кол-во скачиваний: 854
 
Go to the top of the page
 
+Quote Post
Mad_max
сообщение Jun 18 2012, 09:07
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 377
Регистрация: 23-12-06
Из: Зеленоград
Пользователь №: 23 811



Либо соседний пост, либо сюда http://can.marathon.ru/
Go to the top of the page
 
+Quote Post
yura-w
сообщение Jun 18 2012, 17:11
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 305
Регистрация: 22-06-07
Из: Санкт-Петербург
Пользователь №: 28 617



Цитата(shems @ Jun 18 2012, 01:22) *
Есть у меня задача - тестирования CAN интерфейса. Сам контроллер интерфейса реализован в микропроцессоре.
Нашел документ, который описывает методику ISO_DIS_16845_(E).
Кто знает, есть ли такое ядро на VHDL или Verilog-е?


Не понял Вашу задачу, зачем тестировать CAN интерфейс в микроконтроллере по методике, и причем здесь ветка "Программируемая логика ПЛИС"

Есть ядро CAN на VHDL и Verilog, посмотрите на opencores.org,
когда-то брал за основу verilog ядро, проверенное на официальных тестбенчах Bosh и использовал в свих проектах плис.
Go to the top of the page
 
+Quote Post
shems
сообщение Jun 18 2012, 20:20
Сообщение #4


Частый гость
**

Группа: Свой
Сообщений: 124
Регистрация: 29-12-04
Из: Россия
Пользователь №: 1 731



Цитата(yura-w @ Jun 18 2012, 21:11) *
Не понял Вашу задачу, зачем тестировать CAN интерфейс в микроконтроллере по методике, и причем здесь ветка "Программируемая логика ПЛИС"

Есть ядро CAN на VHDL и Verilog, посмотрите на opencores.org,
когда-то брал за основу verilog ядро, проверенное на официальных тестбенчах Bosh и использовал в свих проектах плис.

Есть бортовая система. Она управляется командами через CAN интерфейс. Нужно тестировать ее на отказ. Поставлен ПЛИС. На нем поставили ядро CAN . Нужно генерировать корректные и не корректные фреймы CAN. Собираемся изменить ядро так, что бы она стала генерировать и не корректные фреймы (неверный CRC, лишние биты). Потом под руку попал документ «Conformance Test». Вот и возник вопрос. Есть ли у кого ядро для теста интерфейса (IUT)?
Go to the top of the page
 
+Quote Post
yura-w
сообщение Jun 19 2012, 07:48
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 305
Регистрация: 22-06-07
Из: Санкт-Петербург
Пользователь №: 28 617



Цитата(shems @ Jun 19 2012, 00:20) *
Есть ли у кого ядро для теста интерфейса (IUT)?

ясно, я не смог найти даже тестбенч от bosh (возможно плохо искал; и проверки вымолнял только моделированием),
наверняка придется все писать самим или покупать.
Go to the top of the page
 
+Quote Post
des00
сообщение Jun 19 2012, 14:26
Сообщение #6


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



http://syswip.com/


--------------------
Go to the top of the page
 
+Quote Post
yura-w
сообщение Jun 19 2012, 17:48
Сообщение #7


Местный
***

Группа: Свой
Сообщений: 305
Регистрация: 22-06-07
Из: Санкт-Петербург
Пользователь №: 28 617



Цитата(des00 @ Jun 19 2012, 18:26) *

Спасибо, не знал
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th June 2025 - 21:30
Рейтинг@Mail.ru


Страница сгенерированна за 0.01431 секунд с 7
ELECTRONIX ©2004-2016