|
|
  |
Преобразователь уровня LVDS 1.8..2.5 V, Преобразователь уровня LVDS 1.8..2.5 V |
|
|
|
Jul 6 2012, 06:39
|
Участник

Группа: Участник
Сообщений: 61
Регистрация: 5-11-04
Пользователь №: 1 056

|
Добрый день! Поиск не помог поэтому пишу здесь: Дано: АЦП выход LVDS 7 пар (14 разрядов) плюс 1 дифф пара выход часов. Всего 8 пар тип LVDS питание 1.8 В - средняя линия 1.05 В изменение +/- 200 мВ или опционально +/-350 мВ Есть ПЛИС - у нее вход LVDS но только на 2.5 В. Вопрос: как согласовать выход АЦП 1.8 В на вход 2.5 В ПЛИС сигнал LVDS. Порекомендуйте буфер 1.8 на => 2.5 8 пар LVDS - односторонний. Можно как то без буфера обойтись?! Скорость 250 MPS Все очень рядом на одной плате в пределах 40 мм. Заранее спасибо!
|
|
|
|
|
Jul 6 2012, 08:08
|
Местный
  
Группа: Участник
Сообщений: 468
Регистрация: 4-03-05
Пользователь №: 3 066

|
Цитата(NNikolaev @ Jul 6 2012, 09:39)  Добрый день! Поиск не помог поэтому пишу здесь: Дано: АЦП выход LVDS 7 пар (14 разрядов) плюс 1 дифф пара выход часов. Всего 8 пар тип LVDS питание 1.8 В - средняя линия 1.05 В изменение +/- 200 мВ или опционально +/-350 мВ Есть ПЛИС - у нее вход LVDS но только на 2.5 В. Вопрос: как согласовать выход АЦП 1.8 В на вход 2.5 В ПЛИС сигнал LVDS. Порекомендуйте буфер 1.8 на => 2.5 8 пар LVDS - односторонний. Можно как то без буфера обойтись?! Скорость 250 MPS Все очень рядом на одной плате в пределах 40 мм. Заранее спасибо! В первую очередь, прежде чем искать некие мифические буферА, надо было посмотреть DC характеристики Вашей ПЛИС. Еще лучше, если перед этим хоть немного почитать что такое LVDS. После этого желание куда-то бежать и что-то искать должно отпасть само собой Для справки: Spartan-6, DC and Switching Characteristics, LVDS_25: VICM = 0.3V...2.35V, VID = 100mV...600mV Впрочем, буферы тоже есть, например SN65LVDS100. Но если подходить формально, не читая таблицы ELECTRICAL CHARACTERISTICS, то для этого буфера нужен в свою очередь еще один буфер, т.к. питание у него вообще 3.3В  ))
|
|
|
|
|
Jul 7 2012, 07:25
|
Участник

Группа: Участник
Сообщений: 61
Регистрация: 5-11-04
Пользователь №: 1 056

|
Цитата(Самурай @ Jul 6 2012, 11:08)  В первую очередь, прежде чем искать некие мифические буферА, надо было посмотреть DC характеристики Вашей ПЛИС. Еще лучше, если перед этим хоть немного почитать что такое LVDS. После этого желание куда-то бежать и что-то искать должно отпасть само собой Для справки: Spartan-6, DC and Switching Characteristics, LVDS_25: VICM = 0.3V...2.35V, VID = 100mV...600mV Впрочем, буферы тоже есть, например SN65LVDS100. Но если подходить формально, не читая таблицы ELECTRICAL CHARACTERISTICS, то для этого буфера нужен в свою очередь еще один буфер, т.к. питание у него вообще 3.3В  )) Что такое LVDS я знаю прекрасно. Понимаете, это получается какой то радиолюбительский подход - ПЛИС у меня Actel AP3 у нее написано(DC характеристики я читаю) - что интерфейс LVDS поддерживается при напряжении буфера 2.5 В - так что же у нее своя средняя линия напряжения а я буду ее буду нагружать на среднюю линию интерфейса LVDS 1.8 В?! Может она и переживет это - но правильно ли это с точки зрения построения системы?! Да в характеристиках написано, и на форуме альтера есть объяснения, что можно на вход подавать меньшее напряжение- но это я считаю как то неправильно. Должен же быть нормальный буфер вход 1.8 выход 2.5 - соответственно два питания. Кто то так реально соединял так реальный интерфейс - тем более шину!?
|
|
|
|
|
Jul 7 2012, 15:35
|
Участник

Группа: Участник
Сообщений: 61
Регистрация: 5-11-04
Пользователь №: 1 056

|
Спасибо большое всем за ответы - как разведу плату и включу изделие отпишу результаты. Попробую без буферов на прямую.
|
|
|
|
|
Jul 7 2012, 18:37
|
Местный
  
Группа: Участник
Сообщений: 468
Регистрация: 4-03-05
Пользователь №: 3 066

|
Цитата(NNikolaev @ Jul 7 2012, 10:25)  Что такое LVDS я знаю прекрасно. Понимаете, это получается какой то радиолюбительский подход - ПЛИС у меня Actel AP3 у нее написано(DC характеристики я читаю) - что интерфейс LVDS поддерживается при напряжении буфера 2.5 В - так что же у нее своя средняя линия напряжения а я буду ее буду нагружать на среднюю линию интерфейса LVDS 1.8 В?! Может она и переживет это - но правильно ли это с точки зрения построения системы?! Да в характеристиках написано, и на форуме альтера есть объяснения, что можно на вход подавать меньшее напряжение- но это я считаю как то неправильно. Должен же быть нормальный буфер вход 1.8 выход 2.5 - соответственно два питания. Кто то так реально соединял так реальный интерфейс - тем более шину!? Я, во-первых не очень понимаю Ваши проблемы, а во-вторых не совсем понимаю что и где Вы читали. Вот черным по белому написано в ProASIC3 Flash Family FPGAs Datasheet, Table 2-90 - LVDS Minimum and Maximum DC Input and Output Levels (страница 2-68 (82)): VICM (Input Common Mode Voltage) : min = 0.05V, max = 2.35 V VIDIFF (Input Differential Voltage) : min = 100mV, max = 350 mV Кто кого чем куда нагружает???? Отчетливо видно, что входной LVDS буфер в ProASIC3 спокойно может работать с сигналом, имеющее среднее значение 1.05В (ибо это вполне укладывается в диапазон 0.05...2.35) и дифф. значение 100мВ! Какие еще нафиг дополнительные буфера??? Вы похоже не очень хорошо знаете что такое LVDS.
|
|
|
|
|
Jul 8 2012, 12:33
|
Участник

Группа: Участник
Сообщений: 61
Регистрация: 5-11-04
Пользователь №: 1 056

|
Цитата(Самурай @ Jul 7 2012, 22:37)  Я, во-первых не очень понимаю Ваши проблемы, а во-вторых не совсем понимаю что и где Вы читали. Вот черным по белому написано в ProASIC3 Flash Family FPGAs Datasheet, Table 2-90 - LVDS Minimum and Maximum DC Input and Output Levels (страница 2-68 (82)):
VICM (Input Common Mode Voltage) : min = 0.05V, max = 2.35 V VIDIFF (Input Differential Voltage) : min = 100mV, max = 350 mV
Кто кого чем куда нагружает???? Отчетливо видно, что входной LVDS буфер в ProASIC3 спокойно может работать с сигналом, имеющее среднее значение 1.05В (ибо это вполне укладывается в диапазон 0.05...2.35) и дифф. значение 100мВ! Какие еще нафиг дополнительные буфера??? Вы похоже не очень хорошо знаете что такое LVDS. ?? Да там так указано- но это вовсе не означает, что сигнал может гулять во всем этом диапазоне. Ведь для чего же вводят стандарты LVDS 1.8, 2.5, 3.3 вольта - что же это будет если каждый будет свой стандарт лепить. Но если проблемы совместимости по входу нет так я только рад - было бы хуже если бы развели плату включили и тут выясниться, что буфер просто не "видит" перепады сигналов. В этом смысле просто напросто если там дифф каскад работает он просто гасит синфазный сигнал выделяя лишь дифферциальный. Вообщем думаю практика все покажет.
|
|
|
|
|
Jul 8 2012, 12:33
|
Участник

Группа: Участник
Сообщений: 61
Регистрация: 5-11-04
Пользователь №: 1 056

|
У меня еще один вопрос - вот у минибанка A3P я какое должен напряжение подавать - там заявляется 2.5 - не будет конфликта между выходом АЦП и дифф. входом ПЛИС?! Или опять таки можно 1.8 вольта на питание буфера ПЛИС подать?!
Сообщение отредактировал NNikolaev - Jul 9 2012, 02:48
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|