|
|
  |
Вопросы по Microwave Office |
|
|
|
Dec 27 2012, 19:29
|
Местный
  
Группа: Свой
Сообщений: 342
Регистрация: 21-12-04
Из: Мытищи
Пользователь №: 1 598

|
Цитата(sp1noza @ Dec 18 2012, 06:41)  Все способы хороши, главное пытаться что-то сделать  Но что-то ТС не сильно интересно.. Спасибо всем за помощь. Но проблема решилась по-другому: создал mdif-файл, в который вставил все S-параметры различных схем. Тогда можно получать единичные кривые для каждой из подсхем, а можно свипировать по управляющему параметру mdif-файла или навести статистику на него и т.д.
|
|
|
|
|
Dec 29 2012, 14:51
|
Участник

Группа: Свой
Сообщений: 74
Регистрация: 1-04-07
Из: Миасс
Пользователь №: 26 667

|
Здравствуйте!
Пытаюсь моделировать усилитель мощности на транзисторе BLF871 от NXP... Скачал с официального сайта библиотеку нелинейных моделей, кое-что помоделировал... Теперь меня терзают смутные сомнения - на сколько можно верить результатам. Был ли у кого-нибудь опыт подобного моделирования и дальнейшего сравнения полученный результатов с расчётными?
|
|
|
|
|
Jan 15 2013, 16:55
|
Местный
  
Группа: Свой
Сообщений: 440
Регистрация: 19-01-10
Из: г. Жуков, Россия
Пользователь №: 54 932

|
Цитата(Neznayka @ Sep 4 2012, 15:24)  Столкнулся с такой проблемой: в версии AWR DE 10.02 одна и та же EM-структура в разных солверах расчитывается по-разному. Цитата(vIgort @ Sep 6 2012, 15:04)  Я просто переназначил via в Вашем проекте vIgort, помните эту задачку? Вы с ней хорошо справились. Неожиданно я столкнулся с нечто подобным. Во вложенном файле простой переход (via) между двумя прводниками на разных слоях. Результаты в EMSight и AXIEM разные. В чём дело так и не смог понять. Может Вы посмотрите и увидете, что я не то делаю? Или может кто-нибудь из форумчан сталкивался с подобным? В файле проект в AWRDE версии v9_06, в версии v10_03 результаты такиеже. Врядли такой переход в AWRDE нельзя делать, как в случае перемычки бубликом, иначе как же моделировать многослойки?
Прикрепленные файлы
Via.rar ( 349.4 килобайт )
Кол-во скачиваний: 21
|
|
|
|
|
Jan 15 2013, 18:53
|
Частый гость
 
Группа: Свой
Сообщений: 154
Регистрация: 6-06-11
Из: Санкт-Петербург
Пользователь №: 65 515

|
Цитата(evgdmi @ Jan 15 2013, 19:55)  vIgort, помните эту задачку? Вы с ней хорошо справились. Неожиданно я столкнулся с нечто подобным. Во вложенном файле простой переход (via) между двумя прводниками на разных слоях. Результаты в EMSight и AXIEM разные. В чём дело так и не смог понять. Может Вы посмотрите и увидете, что я не то делаю? Или может кто-нибудь из форумчан сталкивался с подобным? В файле проект в AWRDE версии v9_06, в версии v10_03 результаты такиеже. Врядли такой переход в AWRDE нельзя делать, как в случае перемычки бубликом, иначе как же моделировать многослойки? Боюсь ошибиться, а не надо залить обе стороны землей? Не понимаю, как в данном случае запитывают структуру порты?
|
|
|
|
|
Jan 15 2013, 19:00
|
Местный
  
Группа: Свой
Сообщений: 440
Регистрация: 19-01-10
Из: г. Жуков, Россия
Пользователь №: 54 932

|
Цитата(Filippov @ Jan 15 2013, 21:53)  Боюсь ошибиться, а не надо залить обе стороны землей? Не понимаю, как в данном случае запитывают структуру порты? Пробовал, но результат почти не изменился. Хотя, возможно, как-то не так заливал.
|
|
|
|
|
Jan 15 2013, 19:09
|
Частый гость
 
Группа: Свой
Сообщений: 154
Регистрация: 6-06-11
Из: Санкт-Петербург
Пользователь №: 65 515

|
Цитата(evgdmi @ Jan 15 2013, 22:00)  Пробовал, но результат почти не изменился. Хотя, возможно, как-то не так заливал. Там еще предупреждения вылезают как раз на Axiem :"Несовместимость в расчетах постоянной распространения..." Надо туда еще копать...
|
|
|
|
|
Jan 28 2013, 17:22
|
Участник

Группа: Свой
Сообщений: 74
Регистрация: 1-04-07
Из: Миасс
Пользователь №: 26 667

|
Здравствуйте!
Пытаюсь продолжать моделировать усилитель мощности на транзисторе BLF871...
Столкнулся с такой проблемой - при моделировании выходной согласующей нагрузки в двухтоновом режиме пользовался моделькой Ltuner2 для получения характеристик Load Pull. Оптимизировал на предмет получения максимального значения OIP3. Казус заключается в том, что результаты с тюнером (хорошие результаты) кардинально отличаются от результатов с согласующей цепочкой, которая имеет такие же S-параметры, чего быть по-моему в принципе не может - Ltuner2 как раз таки и предназначен, чтобы имитировать такую цепочку и является линейным устройством ... Причём для однотонового анализа всё работает замечательно...
Может кто-то что-то подобное проходил?...
|
|
|
|
|
Jan 30 2013, 05:11
|
Инженер
  
Группа: Свой
Сообщений: 463
Регистрация: 10-11-06
Из: Москва
Пользователь №: 22 164

|
Что то глюкнуло в AWR: при запуске файла появляется такое сообщение и становятся недоступны схемы в Schematics. Помню где то на форму уже обсуждали данную беду, но с ходу не нашёл
Эскизы прикрепленных изображений
|
|
|
|
|
Jan 30 2013, 08:03
|
Инженер
  
Группа: Свой
Сообщений: 463
Регистрация: 10-11-06
Из: Москва
Пользователь №: 22 164

|
Цитата(serges @ Jan 30 2013, 09:54)  Спасибо! Получилось!
|
|
|
|
|
Feb 2 2013, 09:54
|
Группа: Новичок
Сообщений: 1
Регистрация: 10-12-12
Пользователь №: 74 788

|
Здравствуйте. Подскажите, пожалуйста, как в модуле VSS с помощью инструмента WVFM (или другого) посмотреть сигнал без отсечки постоянного напряжения?
|
|
|
|
|
Feb 5 2013, 14:34
|

Знающий
   
Группа: Свой
Сообщений: 719
Регистрация: 14-07-05
Из: Москва
Пользователь №: 6 787

|
Цитата(l1l1l1 @ Mar 28 2010, 20:15)  from help: To add a via port, select Via in the EM Layer Selection pane and choose Draw > Add Via Port. Draw a rectangle to draw a via port. Once created, you can modify the via port by double-clicking it. По-прежнему, наблюдаются проблемы с via-port (версии 10.02, 10.03, 10.04). Может, кто-нибудь разобрался - почему в редакторе топологии нельзя поставить такой порт? Если кто-то пользуется via-port в указанных версиях и у него все работает, то изложите пожалуйста алгоритм пошагово. Что самое интересное, при использованиии EXTRACT топологии в EMSight, сгенерированная топология имеет именно via-port. Вот такие дела...
--------------------
|
|
|
|
|
Feb 7 2013, 15:26
|
Местный
  
Группа: Свой
Сообщений: 440
Регистрация: 19-01-10
Из: г. Жуков, Россия
Пользователь №: 54 932

|
Цитата(Neznayka @ Feb 5 2013, 17:34)  Если кто-то пользуется via-port в указанных версиях и у него все работает, то изложите пожалуйста алгоритм пошагово. В EMSight: 1. В левом окне открыть вкладку Layout. 2. В EM Layer ввести номер слоя, на котором будет начинаться via. Отметить via. 3. Выбрать в меню Draw>Add Via Port и начертить порт на проводнике. Он может быть только прямоугольным. AXIEM порты via не поддерживает.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|