Цитата(ysmat @ Apr 8 2013, 22:00)

выход идет с фд в момент девиации на нем должен быть выброс
сигнализирующий о изменении фазы входного сигнала
а клок я не рисовал эта системная частота с которой работает плис
по сути частота семплов
Признаюсь честно - я ни черта не понял

.
Просто когда речь заходит о цифровой ФАПЧ, то в голове у меня другая картинка рисуется...
Вы не могли бы поподробнее рассказать как работает Ваша ФАПЧ и, главное, для чего она работает.
Что это за блок "CORDIC PLL"? Общие представления о cordic имеются, что такое ARCT CORDIC тоже понятно. А вот что такое CORDIC PLL - нет

А заодно объясните, как она решает (и может ли решать) "типичные" задачи для ФАПЧ:
1) Фильтрация дрожания фазы входного сигнала (джиттера).
2) Захват частоты, а главное - удержание частоты при потере входного сигнала.
Сообщение отредактировал winipuh - Apr 8 2013, 18:34