Столкнулся с непонятным для меня поведением в проекте ножки 80 со стандартом "3.3-V LVCMOS" плисины EP3C10E144C8N.
Увидел, что работает некорректно, переделал проект и просто вывел на неё 10МГц, залил .sof и получил такую картинку:

откопал старый тестовый .jic вижу - всё в норме:

собрал новый .jic, получил первую картинку...
С чем это может быть связано?!!!
Есть возможность просто перепаять на новую такую же, но это как-то не спортивно и возможно нарвусь на то же самое...