|
adf4350 Программирование, Помогите разобраться с содержимым регистров |
|
|
|
 |
Ответов
(60 - 74)
|
Mar 3 2014, 07:46
|
Местный
  
Группа: Участник
Сообщений: 361
Регистрация: 23-03-07
Пользователь №: 26 457

|
Добился устойчивого результата. Если работать от внешней опоры, 2.5 ГГц устанавливается четко (Vtune=1.2В).  Двигаю опору, PLL отрабатывает. Если от кварца на плате (простенький)  Диод захвата так и не горит (LD , MUX), не могу понять почему.
|
|
|
|
|
Mar 3 2014, 08:40
|
Участник

Группа: Участник
Сообщений: 39
Регистрация: 4-06-07
Пользователь №: 28 160

|
Цитата(messenger @ Mar 3 2014, 11:46)  Добился устойчивого результата. Если работать от внешней опоры, 2.5 ГГц устанавливается четко (Vtune=1.2В). ФШ как-то не очень... Цитата(messenger @ Mar 3 2014, 11:46)  Диод захвата так и не горит (LD , MUX), не могу понять почему. выход MUX правильно сконфигурирован, для вывода Digital Lock Detect? Что кажет вольтметр? здесь Цитата(messenger @ Feb 24 2014, 18:11)  REG5= 0-40-0-5 REG4= 0-0-80-3C REG3= 0-4-80-3 REG2= 71-7-9F-C2 REG1= 8-0-80-11 REG0= 4-E2-0-0 MUX был подключен к N-делителю...
|
|
|
|
|
Mar 3 2014, 09:22
|
Участник

Группа: Участник
Сообщений: 39
Регистрация: 4-06-07
Пользователь №: 28 160

|
Цитата(messenger @ Mar 3 2014, 12:55)  Все настройки проверил. Может это из за питания ГУНа? Не готов пока поверить, что такая беда из-за топологии. Может. Из-за топологии и отсутствия фильтрации. Например, Vp куда подключено? Сразу к CE? К цифровому питанию? А развязка? А это ведь наиболее чувствительная к помехам цепь. Мы ещё не видели нижнюю сторону платы. Если двуслойка, то земля может быть порезана в хлам цепями питания.
|
|
|
|
|
Mar 3 2014, 18:23
|
Частый гость
 
Группа: Свой
Сообщений: 80
Регистрация: 19-01-09
Из: SPb
Пользователь №: 43 605

|
Цитата(messenger @ Mar 3 2014, 16:12)  На 2 странице этой ветки приведена топология, как я понял рабочая. Там Vp подключено к CE. У этого синтезатора есть такая "фишка" (у меня повторялась несколько раз в разных устройствах). При переключении сигнала MUXOUT на выдачу опорной частоты или деленной частоты ГУНа синтезатор не захватывается, выбирая неправильный поддиапазон. Попробуйте переключить MUXOUT на постоянный сигнал (VDD, GND или LD). Еще следует обратить особое внимание на BAND SELECT CLOCK DIVIDER, выбрав правильный коэффициент деления опорной частоты, так, чтобы она была меньше 125 кГц. P.S. Могу поделиться рабочим кодом (на C для 51 ядра)
|
|
|
|
|
Mar 5 2014, 05:52
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Кто ж в Пикаде за границей рисует? PADS конечно, viewer в помощь. Почему-то PCB файл другой ревизии и с герберами не совпадает, хотя конденсаторы тоже близко поставлены. Кстати, на будущее, входы/выходы управления CLK, DATA, LE, MUXOUT, LD плохо развязаны от RF части. Подключение напрямую к ПЛИС недопустимо (для микроконтроллеров надо смотреть отдельно), шумы поднимаются до 50-60 дБн/Гц на разных отстройках. У меня получается хорошо развязать только через логические буфера с гистерезисом по входу (Шмитт-эффект) и малой входной емкостью, типа NC7WV17, с дополнительными фильтрами, типа MEA2010L50R0.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|