Цитата(SM @ Apr 1 2014, 06:55)

Или, что, вероятно эффективнее, передавайте не выходные сигналы автомата, а входные, защелкивая их триггерами в I/O ячейках во второй ПЛИС. При этом надо будет описать жестко и output delay, и input delay, чтобы четко соблюсти все временные ограничения. При таком решении запас по времени во второй ПЛИС будет выше, если, конечно, хватит запаса по output delay в первой ПЛИС. То есть, опишите автомат двумя блоками, комбинаторным и регистровым, и выходы комбинаторного блока заведите наружу, а во второй ПЛИС сделайте аналогичный регистровый блок, как в первой.
Но если передавать не выходные значения, а входные для автомата, то от автомата во второй ПЛИС не получится избавиться. Так? На то они и входные, чтобы по ним автомат формировал результат.