реклама на сайте
подробности

 
 
> Диф. пары на двухслойной плате, PCIe 3.0 на двухслойке
Flood
сообщение Oct 29 2013, 17:27
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 702
Регистрация: 8-06-06
Пользователь №: 17 871



Есть задача сделать простенькую (схемотехнически) плату, на которой PCI Express 3.0 (8 ГГц) будем коммутироваться между несколькими разъемами.
Соответственно, на плате диф. пары (с переходными), клоковый драйвер, ключи и немного управляющей логики с питанием. По топологии вроде бы укладывается в два слоя.

Но возникает вопрос - как добиться согласования волнового сопротивления на двухслойной плате? Опыта разводки плат довольно мало, и такая задача ставит в тупик.
Готовые рецепты расчета микрополосковых линий с полигоном земли в ближайшем слое тут не работают - т.к. этих слоев нет. Подложить землю, даже с другой стороны, скорее всего не получится - там тоже ожидается сигнальная трассировка.

Можно попытаться положить землю по бокам диф. пар, но как это посчитать и какой софт может помочь с моделированием?
Можно, конечно, плюнуть и сделать 4 слоя, но обидно было бы усложнять плату только из-за неумения решить слегка нестандартную задачу.

Буду очень благодарен за мнения и советы!
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 15:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.01347 секунд с 7
ELECTRONIX ©2004-2016