реклама на сайте
подробности

 
 
62 страниц V  « < 21 22 23 24 25 > »   
Reply to this topicStart new topic
> Горячая линия по САПР Cadence Allegro, Онлайн-поддержка от КБ печатных плат "Схематика"
falling_stone
сообщение May 27 2014, 03:16
Сообщение #331


Местный
***

Группа: Свой
Сообщений: 226
Регистрация: 5-10-04
Пользователь №: 793



сразу оговорюсь, что такого делать не приходилось, но напрашивается два варианта.
1. При помощи задания каких-то атрибутов создать XNET вручную.
2. Создать такую ESPICE модель мультиплексора, чтобы Алегро создал XNET автоматом (например, с резисторами внутри, соединяющими соответствующие пины).
Возможно при этом класс IC, присущий мультиплексору, не позволит создать XNET, не знаю. Возможно, можно назначить класс Discrete.
Как только создан XNET, система видит пары выводов (pin pairs), для которых уже можно нормировать задержки.
Еще вариант, задержки для разных частей цепи (имею ввиду до и после мукса, в списке соединений это отдельные цепи) по отдельности.
Go to the top of the page
 
+Quote Post
S2014
сообщение May 27 2014, 04:31
Сообщение #332


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 18-04-14
Пользователь №: 81 425



Добрый день.
Как извлечь футпринт из brd файла, для его применения в других проектах?
Тот же самый вопрос по извлечению символа элемента из электрической схемы.
К сожалению никаких библиотек нет к тому, что нарисовано в dsn и brd.
Go to the top of the page
 
+Quote Post
SSerge
сообщение May 27 2014, 05:04
Сообщение #333


Профессионал
*****

Группа: Свой
Сообщений: 1 719
Регистрация: 13-09-05
Из: Novosibirsk
Пользователь №: 8 528



Цитата(S2014 @ May 27 2014, 15:41) *
Добрый день.
Как извлечь футпринт из brd файла, для его применения в других проектах?
Тот же самый вопрос по извлечению символа элемента из электрической схемы.
К сожалению никаких библиотек нет к тому, что нарисовано в dsn и brd.

Из brd:
File->Export->Libraries
из dsn:
все символы хранятся в Design Cache проекта, их можно перетащить мышкой (или Ctrl-C/Ctrl-V) в другую библиотеку (.olb)


--------------------
Russia est omnis divisa in partes octo.
Go to the top of the page
 
+Quote Post
S2014
сообщение May 27 2014, 05:23
Сообщение #334


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 18-04-14
Пользователь №: 81 425



Благодарю rolleyes.gif
Go to the top of the page
 
+Quote Post
kemzsapr
сообщение Jun 8 2014, 02:41
Сообщение #335





Группа: Новичок
Сообщений: 1
Регистрация: 8-06-14
Пользователь №: 81 895



Добрый день всем! Срочно нужна помощь!
Нужно вывести данные по pcb из Allegro для тестовой установки SPEA. Она берет формат .fab (система fabmaster), но как ее вывести из Allegro? Консультанты из Москвы уверяют, что такой экспорт должен быть, но в Allegro SPB 16.5 я не могу найти, хотя есть файл fabmaster.txt. Кто может, помогите СРОЧНО! Может, нужна какая-то командная строка?
Go to the top of the page
 
+Quote Post
Bear_ku
сообщение Jun 8 2014, 21:54
Сообщение #336


Частый гость
**

Группа: Участник
Сообщений: 154
Регистрация: 9-09-11
Пользователь №: 67 076



Сам не пользовался, но в PCB Editor есть функция File->Export->Fabmaster out. У меня OrCAD 16.6 SP29 лицензия Allegro PCB Designer (was Perfomance L). Если у вас нет этой функции можете выложить свой проект или отправить на почту.
И можете еще попробовать в консоли PCB Editor написать команду "fabmaster out".

Сообщение отредактировал Bear_ku - Jun 8 2014, 21:56
Go to the top of the page
 
+Quote Post
Vlad01
сообщение Jun 24 2014, 08:31
Сообщение #337


Участник
*

Группа: Участник
Сообщений: 30
Регистрация: 24-06-08
Пользователь №: 38 519



Цитата(Bear_ku @ Jun 9 2014, 01:54) *
Сам не пользовался, но в PCB Editor есть функция File->Export->Fabmaster out. У меня OrCAD 16.6 SP29 лицензия Allegro PCB Designer (was Perfomance L). Если у вас нет этой функции можете выложить свой проект или отправить на почту.
И можете еще попробовать в консоли PCB Editor написать команду "fabmaster out".


Добрый день!

Allegro AMS Simulator и Pspice v.16.6.0 не считают схемы с многоканальными (многопроводными) линиями, в частности, со штатной моделью t5coupledx. Ниже диагностика:
ERROR(ORPSIM-15289): Can't decouple transmission lines for group containing X_T22.T1_T22.

Наиболее вероятно, есть проблема с модальным преобразованием.

Старый ORCAD v.9.2 считает хорошо.
Скорее всего, это баг. Есть специалисты, которые могут проверить? - Буду очень признателен за информацию. Может быть, к настоящему времени исправили ошибку. У меня версия 16.6.003 от 18.09.2012.


Go to the top of the page
 
+Quote Post
SSerge
сообщение Jun 24 2014, 14:00
Сообщение #338


Профессионал
*****

Группа: Свой
Сообщений: 1 719
Регистрация: 13-09-05
Из: Novosibirsk
Пользователь №: 8 528



Цитата(Vlad01 @ Jun 24 2014, 15:31) *
Добрый день!

Allegro AMS Simulator и Pspice v.16.6.0 не считают схемы с многоканальными (многопроводными) линиями, в частности, со штатной моделью t5coupledx. Ниже диагностика:
ERROR(ORPSIM-15289): Can't decouple transmission lines for group containing X_T22.T1_T22.

Наиболее вероятно, есть проблема с модальным преобразованием.

Старый ORCAD v.9.2 считает хорошо.
Скорее всего, это баг. Есть специалисты, которые могут проверить? - Буду очень признателен за информацию. Может быть, к настоящему времени исправили ошибку. У меня версия 16.6.003 от 18.09.2012.

Тоже сталкивался (на версии 16.5).
Похоже, не любит когда много одинаковых CM и LM параметров.
Если слегка нарушить симметрию, то начинает считать. Мне хватало заменить часть LM=2.5nH на 2.51nH.


--------------------
Russia est omnis divisa in partes octo.
Go to the top of the page
 
+Quote Post
Vlad01
сообщение Jun 25 2014, 09:59
Сообщение #339


Участник
*

Группа: Участник
Сообщений: 30
Регистрация: 24-06-08
Пользователь №: 38 519



Цитата(SSerge @ Jun 24 2014, 18:00) *
Тоже сталкивался (на версии 16.5).
Похоже, не любит когда много одинаковых CM и LM параметров.
Если слегка нарушить симметрию, то начинает считать. Мне хватало заменить часть LM=2.5nH на 2.51nH.


Согласен, тоже сталкивался с этим. Но в 16.6 этот глюк все-таки поборол. У меня поперечные проводимости были чисто нулевыми, и Pspice 9.2 их понимал. В версии 16.6 пришлось их сделать очень малыми - 1n. Теперь все нормально. Есть еще несовместимость: по умолчанию заняты некоторые греческие символы. Их теперь нельзя использовать в качестве глобальных параметров - например, delta и pi, полагаю, и некоторые другие.

Благодарю за участие.
Go to the top of the page
 
+Quote Post
Карлсон
сообщение Jun 28 2014, 15:19
Сообщение #340


Местный
***

Группа: Свой
Сообщений: 290
Регистрация: 29-09-06
Из: Москва
Пользователь №: 20 800



Всем хороших выходных!
Возник небольшой вопрос. Была плата с диф. парами. Потребовалось её немного переработать. Добавил слоёв, как следствие - изменились параметры стека. Пересчитал толщину и зазор для диф. пар. Поменял параметры соответствующих ECS в Electrical->Differential Pair. Обновил ошибки. В итоге трассы подсвечиваются на ошибку неправильного зазора. Когда это устраняю - все ошибки уходят. А нужно, чтобы еще и неправильная ширина подсвечивалась.
Где и что я сделал не правильно? Что нужно сделать, чтобы при изменении параметров диф. пары показывался не только кривой зазор, но и кривая ширина трасс?
Go to the top of the page
 
+Quote Post
PCBtech
сообщение Jul 17 2014, 21:21
Сообщение #341


Профессионал
*****

Группа: Свой
Сообщений: 1 092
Регистрация: 22-12-04
Из: Москва
Пользователь №: 1 623



Цитата(Карлсон @ Jun 28 2014, 19:19) *
Всем хороших выходных!
Возник небольшой вопрос. Была плата с диф. парами. Потребовалось её немного переработать. Добавил слоёв, как следствие - изменились параметры стека. Пересчитал толщину и зазор для диф. пар. Поменял параметры соответствующих ECS в Electrical->Differential Pair. Обновил ошибки. В итоге трассы подсвечиваются на ошибку неправильного зазора. Когда это устраняю - все ошибки уходят. А нужно, чтобы еще и неправильная ширина подсвечивалась.
Где и что я сделал не правильно? Что нужно сделать, чтобы при изменении параметров диф. пары показывался не только кривой зазор, но и кривая ширина трасс?


Может, поставить параметр Max Uncoupled Length или, скорее, Max Line Width в определении дифф.пары?


--------------------
На правах рекламы:
Для тех, кому нужна современная профессиональная и недорогая САПР печатных плат, взамен P-CAD!

Продлена промо-акция: 19.9 тысяч рублей за годовую сетевую лицензию OrCAD Standard!
В лицензию входит схемный редактор OrCAD Capture, базовый редактор печатных плат на базе Allegro PCB Editor,
с возможностью работы с дифференциальными парами со статическим контролем фазы,
редактор правил и ограничений, 3D-просмотр со STEP-моделями, расчет импеданса, работа с микроотверстиями,
и импорт-экспорт производственных файлов. Прилагается импорт проектов из P-CAD2006.
Все, что нужно для трассировки типовых многослойных плат - всего за 19.9 тыс.рублей в год!

Подробности:
https://www.pcbsoft.ru/orcad-za-19900
Go to the top of the page
 
+Quote Post
boshko
сообщение Sep 12 2014, 05:31
Сообщение #342





Группа: Новичок
Сообщений: 3
Регистрация: 23-06-14
Пользователь №: 82 036



может подскажите как сделать видимым на плате или в редакторе падов сквозные отверстия?
Go to the top of the page
 
+Quote Post
Uree
сообщение Sep 13 2014, 19:55
Сообщение #343


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Меню Setup -> Design Parameters... первая вкладка Display:

Прикрепленное изображение
Go to the top of the page
 
+Quote Post
razob
сообщение Oct 21 2014, 11:37
Сообщение #344


Частый гость
**

Группа: Свой
Сообщений: 135
Регистрация: 11-08-08
Из: Россия
Пользователь №: 39 538



Добрый день,
работаю в SiP Layout XL (по сути тот же PCB Designer, только позволяет использовать кристаллы и разрабатывать кристаллы).
Как правильно именовать инвертированные (те что с чертой) сигналы, инвертированные названия выводов?
пробовал и #, и /, и \, и всё никак.
Go to the top of the page
 
+Quote Post
Карлсон
сообщение Oct 21 2014, 11:51
Сообщение #345


Местный
***

Группа: Свой
Сообщений: 290
Регистрация: 29-09-06
Из: Москва
Пользователь №: 20 800



Цитата(razob @ Oct 21 2014, 15:37) *
Добрый день,
работаю в SiP Layout XL (по сути тот же PCB Designer, только позволяет использовать кристаллы и разрабатывать кристаллы).
Как правильно именовать инвертированные (те что с чертой) сигналы, инвертированные названия выводов?
пробовал и #, и /, и \, и всё никак.

А что именно-то не так?
В отображении имен цепей на трассировке сигналы не показываются с чертами над буквами? Так такого функционала и нет.
У меня в УГО инверсные сигналы с чертами над именами. А когда netname присваиваю, ставлю в конце # и на плате они так и видны с шарпом в конце.
Go to the top of the page
 
+Quote Post

62 страниц V  « < 21 22 23 24 25 > » 
Reply to this topicStart new topic
4 чел. читают эту тему (гостей: 4, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 29th July 2025 - 22:29
Рейтинг@Mail.ru


Страница сгенерированна за 0.01502 секунд с 7
ELECTRONIX ©2004-2016