Цитата(Vach @ Apr 8 2015, 19:59)

Тогда возможно ли применение микроконтроллера с прграммной
реализацией схемы автосдвига?
С какой точностью сдвигать то надо? В принципе в последних STM32F334 применен таймер с дробной интерполяцией. Позволяет получить разрешение 217ps (4.6 GHz clock (144MHz x 32))
Но какой там джиттер и происходи ли реклок таймера на выходе микросхемы- честно говоря без понятия.
Обычные CPLD имеют джиттер в районе 100-300 пс в зависимости от разводки и загрузки кристалла. Аналоговые схемы имеют малый джиттер, но плывут с температурой. Для борьбы с этим эффектом в геенраторах SRS организована петля автоподстройки- один из каналов задержки настравивается точно на период опорной частоты а разница задержки и клока создает аналоговый сигнал подстройки, общий для всех блоков аналоговых задержек. Предполагается, что они ведут себя одинаково.
Можно еще генерить фазовую задержку с помощью ДДС типа AD9913 - у него 14 битный регистр оффсета по фазе, что дает (0.022° phase tuning resolution)
Потмо выход на компаратор после формирующего фильтра и получаем наш тактовый сигнал.