реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Почему 2 Tclk на данные для SDRAM?
ЮКОР
сообщение Jul 13 2015, 12:25
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 17-10-14
Пользователь №: 83 186



В даташитах по SDRAM MT48LC... приведены временные диаграммы, где данные (истинные) записываются при каждом положительном перепаде тактового импульса.
На осциллографе вижу, что на одно слово "тратится" два клока. Т.е. запись данных происходит по каждому второму перепаду.
Не могу врубиться в настройках. Делаю упрощеную запись данных в параллельные регистры на ПЛИСине через SDRAM интерфейс.
Микроконтроллер STM32F437.
Заранее спасибо за помощь.

Цитата(ЮКОР @ Jul 13 2015, 15:02) *
В даташитах по SDRAM MT48LC... приведены временные диаграммы, где данные (истинные) записываются при каждом положительном перепаде тактового импульса.
На осциллографе вижу, что на одно слово "тратится" два клока. Т.е. запись данных происходит по каждому второму перепаду.
Не могу врубиться в настройках. Делаю упрощеную запись данных в параллельные регистры на ПЛИСине через SDRAM интерфейс.
Микроконтроллер STM32F437.
Заранее спасибо за помощь.


СНИМАЮ ВОПРОС.
Ошибся. Принял сигнал SDNEx за SDWE.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 13th July 2025 - 00:10
Рейтинг@Mail.ru


Страница сгенерированна за 0.01343 секунд с 7
ELECTRONIX ©2004-2016