Цитата(JohnKorsh @ Nov 12 2015, 17:53)

Спасибо, проверил. Соответствует.
Думаю, если в линиях JTAG была ошибка Debug бы не заработал.
Да и FET Pro не считал бы память.
посмотрите slau208o.pdf, (семейство F5XXX) 1.6, 1.7, 1.8
1.6 Connection of Unused Pins
RST/NMI DV or V 47-kΩ pullup or internal pullup selected with 10-nF (2.2 nF) pulldown(3)
Номиналы имеют значение.
(3)
The pulldown capacitor should not exceed 2.2 nF when using devices with Spy-Bi-Wire interface in Spy-Bi-Wire mode or in 4-
wire JTAG mode with TI tools such as FET interfaces or GANG programmers.
а также slau320u.pdf (по JTAG)
Проверьте питание (на процессоре). Помехи.
Когда подключен FET430UIF, цепь ресета получается реализована "в нем". И все работает.
Когда программатор отключается, линии разъема JTAG "зависают".
Чтобы не курить долго даташит, посмотрите схемы реализации цепей JTAG-RST в EV-KIT для этого процессора у Ti.
Вы работаете на EV-Kit или своя разработка PCB ?