|
|
  |
несколько вопросов по PCB Designer |
|
|
|
Apr 26 2016, 11:39
|
Участник

Группа: Участник
Сообщений: 66
Регистрация: 23-12-11
Пользователь №: 69 043

|
Вопросы снова к знатокам...
1. Как быстро удалять проложенные проводники? И полностью и частично… 2. Как корректировать текст шелкографии и номеров выводов? 3. Овальное отверстие сверловки задается – прекрасно… а овалы для «Termal Relief», для «Anti Pad» и шелкографии??
Спасибо!!
c 3-им вопросом разобрался...
Сообщение отредактировал ed8888 - Apr 26 2016, 12:24
|
|
|
|
|
Apr 26 2016, 12:20
|
Знающий
     
Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480

|
1. Delete, а дальше в зависимости от выбранных элементов на панели Find - либо сегмента, либо CLine от точки до точки. Еще можно просто наехать мышей на объект типа сегмент, дальше ТАВ - подсветится сегмент/Cline/Net(если включены на панели Find), дальше клик, дальше CTRL+D.
2. Edit -> Text. Либо как выше - наезжаем мышей на нужный текст, ПКМ -> Edit text. Это если надо изменить надпись. Размеры шрифта редактируются через Edit->Change.
3. Не понял что именно нужно. Определения «Termal Relief» и «Anti Pad» в падстэк эдиторе нужны, по большому счету, только в случае применения падстэков на негативных плэйн-слоях, потому что там не работают обычные правила заданные в констрейнах Spacing. В случае использования позитивных шейпов на сигнальных и смешанных слоях они не нужны, так как подключение и зазоры для него задаются в тех самых Spacing и Same Net Spacing констрейнах.
|
|
|
|
|
Apr 26 2016, 12:28
|
Участник

Группа: Участник
Сообщений: 66
Регистрация: 23-12-11
Пользователь №: 69 043

|
Цитата(Uree @ Apr 26 2016, 15:20)  1. Delete, а дальше в зависимости от выбранных элементов на панели Find - либо сегмента, либо CLine от точки до точки. Еще можно просто наехать мышей на объект типа сегмент, дальше ТАВ - подсветится сегмент/Cline/Net(если включены на панели Find), дальше клик, дальше CTRL+D.
2. Edit -> Text. Либо как выше - наезжаем мышей на нужный текст, ПКМ -> Edit text. Это если надо изменить надпись. Размеры шрифта редактируются через Edit->Change.
3. Не понял что именно нужно. Определения «Termal Relief» и «Anti Pad» в падстэк эдиторе нужны, по большому счету, только в случае применения падстэков на негативных плэйн-слоях, потому что там не работают обычные правила заданные в констрейнах Spacing. В случае использования позитивных шейпов на сигнальных и смешанных слоях они не нужны, так как подключение и зазоры для него задаются в тех самых Spacing и Same Net Spacing констрейнах. а негативные - это внутренние??
|
|
|
|
|
Apr 27 2016, 13:33
|

Местный
  
Группа: Свой
Сообщений: 219
Регистрация: 26-07-06
Из: МО
Пользователь №: 19 106

|
Цитата(ed8888 @ Apr 26 2016, 14:39)  1. Как быстро удалять проложенные проводники? И полностью и частично… добрый день. как вариант можно свою клавишу настроить, записав в файл env. --------- funckey d 'prepopup; pop dyn_option_select @:@Delete' ---------- потом мышью подсвечиваешь сегмент и нажимаешь клавишу d.
--------------------
С уважением. Андрей.
|
|
|
|
|
May 10 2016, 07:02
|
Участник

Группа: Участник
Сообщений: 37
Регистрация: 14-02-12
Пользователь №: 70 257

|
По первому вопросу: устанавливаю SuperFilter (правая кнопка в свободном поле) либо на Connect Line (если надо удалять дорожку полностью), либо на Cline Seg (если надо удалять часть дорожки). и затем выделил - delete, выделил - delete и т.д. причем, выделять можно как один проводник или сегмент, так и множество проводников или сегментов (проводя мышкой по области и удерживая при этом левую кнопку).
Сообщение отредактировал Peter_N - May 10 2016, 07:06
|
|
|
|
|
Jul 3 2016, 19:33
|

Участник

Группа: Участник
Сообщений: 73
Регистрация: 1-04-11
Пользователь №: 64 055

|
Доброе время суток, Наблюдаю странный глюк при размещении в ручную Place>Manually ... v.16.60 PCB Designer Standart на полигоне компонтов. Часть Room закрепляется , а часть некоторых компонентов устанавливается и корпуса их отображаются с принтами , но после подтверждения пропадают, словно их ветром сдуло. В чем моя ошибка? Nen List вроде бы настроил в соответствии с точными библиотеками и нумерацией, PCB 6 слоев. Еще одна ерунда всплыла, Date and Time : 07/03/16 18:14:13
-------------------------------------------------- Checking Schematic: SCHEMATIC1 -------------------------------------------------- Checking Electrical Rules
Checking For Single Node Nets WARNING(ORCAP-1600): Net has fewer than two connections V- SCHEMATIC1, PAGE1 (4.20, 2.20) Checking For Unconnected Bus Nets
Вопрос снят, были допущены в схематике ошибки
Микросхема запитана без связи с землей и имеет отрицательный пин. Возможно я нарушил правило в сигнале?
Сообщение отредактировал Magnet - Jul 3 2016, 19:54
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|