Добрый день. Ведем разработку печатной платы с Cyclone V (5CEFA5F23C7N) на борту. К ПЛИС планируется подключение высокоскоростного АЦП с дифференциальным выходом (например 14-битный AD9684). Можно подключить выход АЦП к ПЛИС двумя способами: 1. Все биты АЦП по порядку подключить к одному I/O банку; 2. Подключать биты АЦП к дифференциальным входам разных банков (например 0-3 биты к банку 3B, 4-6 биты к банку 4A, 7-10 биты к банку 7A, 11-13 биты к банку 8A), все банки правильно запитать для приема LVDS и в Quartus все уже объединить в одну шину, этот подход позволяет сильно упростить разводку. Правилен ли второй подход? Какие проблемы он может вызвать?
|