Доброго дня!
Есть АЦП подключенное к ПЛИС через DDR LVDS. Частота дискретизации 250 МГц.
АЦП выдает клок и данные на ПЛИС. Форма сигнала на входных ногах ПЛИС показана на приложенной картинке.

По по осциллограмме видно что время от момента переключения данных, до момента последующего нарастания клока равно 1.44 нс.
Эту величину и надо указывать как set_input_delay?
Или же в set_input_delay надо указывать время от нарастания клока до следующего переключения данных = 0.56 нс?
Запутался совсем.
PS В "ТаймКвест для чайников" не отправлять, уже изучаю