извиняюсь за чайниковость, но я алегро никогда раньше не видел (у Ксайлинса была схематик капча на оркаде в доисторические времена - вот мой весь опыт с Каденсом для плат), да и альтиум тоже видел давно и не внимательно

если найдете время - поясните куда жать (я пытаюсь освоить простейшие навыки с этими софтами, но очень медленно)
Цитата(Uree @ Apr 29 2016, 15:30)

В Аллегро можно смотреть длины CLine, но это не всегда то, что нужно. Проще задать правила для NetGroup и следить за их выполнением. В этом случае топология не имеет значения.
а если нарисована без NetGroup? эти NetGroup в Constrain Editor-е надо смотреть?
вот например ниже цепь, эти cline надо вручную складывать? но не понимаю - для дерева разчетверяющегося - должно быть 7 сегментов, то есть отсутствует сегмент к U1 (процессору)
ну и опять же - без калькулятора и "обхода дерева вручную" тут не обойтись?
Constraint information:
(RDly) U5.K3 to T24.1 min= 82.5 MIL max= 92.5 MIL actual= 84.81 MIL
target= (DRAM_CAS_B) U2.K3 to T74.1
(1084.76 4238.94) pin U5.K3,IN,BOTTOM/BOTTOM
84.81 MIL cline BOTTOM
(1061.90 4286.93) via TOP/BOTTOM
(1061.90 4286.93) pin T24.1,BI,TOP/TOP
(RDly) U4.K3 to T74.1 min= 82.5 MIL max= 92.5 MIL actual= 84.81 MIL
target= (DRAM_CAS_B) U2.K3 to T74.1
(1084.76 3672.01) pin U4.K3,IN,BOTTOM/BOTTOM
84.81 MIL cline BOTTOM
(1061.90 3720.00) via TOP/BOTTOM
(1061.90 3720.00) pin T74.1,BI,TOP/TOP
(RDly) U3.K3 to T24.1 min= 82.5 MIL max= 92.5 MIL actual= 87.91 MIL
target= (DRAM_CAS_B) U2.K3 to T74.1
(1084.76 4364.92) pin U3.K3,IN,TOP/TOP
87.91 MIL cline TOP
(1061.90 4286.93) via TOP/BOTTOM
(1061.90 4286.93) pin T24.1,BI,TOP/TOP
(RDly) U2.K3 to T74.1 min= 82.91 MIL max= 89.81 MIL actual= 87.5 MIL
target= (DRAM_CAS_B) U2.K3 to T74.1
(1084.76 3797.99) pin U2.K3,IN,TOP/TOP
87.5 MIL cline TOP
(1061.90 3720.00) via TOP/BOTTOM
(1061.90 3720.00) pin T74.1,BI,TOP/TOP
(RDly) T49.1 to T24.1 min= 302.72 MIL max= 308.72 MIL actual= 306.25 MIL
target= (DRAM_A0) T12.1 to T32.1
(1061.90 4003.50) pin T49.1,BI,TOP/TOP
(1061.90 4003.50) via TOP/BOTTOM
306.25 MIL cline L6_INT_2
(1061.90 4286.93) via TOP/BOTTOM
(1061.90 4286.93) pin T24.1,BI,TOP/TOP
(RDly) T74.1 to T49.1 min= 302.72 MIL max= 308.72 MIL actual= 304.23 MIL
target= (DRAM_A0) T12.1 to T32.1
(1061.90 3720.00) pin T74.1,BI,TOP/TOP
(1061.90 3720.00) via TOP/BOTTOM
304.23 MIL cline L6_INT_2
(1061.90 4003.50) via TOP/BOTTOM
(1061.90 4003.50) pin T49.1,BI,TOP/TOP
Цитата(Владимир @ Apr 29 2016, 15:36)

В Altium уже есть. Xsignal
Длина трассы от PAD до PAD. Допускаются разделительные конденсаторы или согласующие резисторы (формально любые компоненты в разрыве). Можно с учетом длины внутри микросхемы (если такая известна).
xSignal я нашел только Wizard, который позволяет создать Т цепочки. а как их посмотреть в существующем проекте?