|
|
  |
DDR2 в три слоя, DDR2_BGA_84_0.8mm <-> FPGA_BGAx_1.0mm |
|
|
|
Oct 7 2016, 14:40
|
Местный
  
Группа: Свой
Сообщений: 379
Регистрация: 23-10-12
Из: Msk
Пользователь №: 74 056

|
Цитата(Uree @ Oct 7 2016, 17:08)  Additional Trace-Length Design Guidelines • Match different DQ byte lanes to within 1in (2.5cm) of each other. A 1in trace-length difference equates to 167ps of propagation delay. Thus, the timing budget must be able to absorb 167ps for a 1in difference in byte-lane matching. – Within a byte lane, match all DQ and DQS traces to within ±50 mil. – Route data groups next to a VSS plane to minimize the return path/loop length. • Maintain a solid ground reference (no splits, etc.) for each group to provide a Low-Z return path; high-speed signals must not cross a plane split. у меня вообще все дороги меньше этого допуска, это хорошо, байты равнять не нужно
|
|
|
|
|
Oct 7 2016, 14:53
|
Местный
  
Группа: Свой
Сообщений: 379
Регистрация: 23-10-12
Из: Msk
Пользователь №: 74 056

|
Цитата(Uree @ Oct 7 2016, 17:50)  Посмотрите TN4720 от Micron-a и подумайте, реально ли Вам нужна терминация. В случае топологии точка-точка она как пятое колесо в телеге. сейчас гляну, было бы здорово избавиться от терминаторов "To avoid the use of RTTtermination on high-speed DDR2 the target address trace length should be 2.5in (63.5mm)or less. " У меня милимметров 20-25 получится, вообще хорошо получается:  причем еще можно позволить себе своппинг внутри байта, очень хорошо. остались вопросы: 1) кто-нибудь реально запускал на максимальной скорости без терминаторов при таких условиях? 2) это только Микрон такой крутой может работать без терминаторов при близко расположенных чипах? что будет, если я не смогу купить микрон и поставлю хендай, или самсунг, или Elpida пин-ту-пин совместимые 3) где почитать про нулевой бит байта (что для ПЛИС его можно свопить с остальными)
|
|
|
|
|
Oct 9 2016, 10:05
|
Местный
  
Группа: Свой
Сообщений: 379
Регистрация: 23-10-12
Из: Msk
Пользователь №: 74 056

|
Цитата(Aner @ Oct 8 2016, 14:54)  Отвечу на ваш вопрос с первого поста. Не мучайтесь в 6 слоях, возмите 8 слойку. И потом, подвязку к питанию пуллапы не путайте с терминированием. Физика процесса разная. Не путаю. С терминированием на VTT мы разобрались. Там другой вопрос вылез, есть еще пины VREF как и у плис так и у памяти. Их можно запитать от одного делителя напряжения или от двух разных. В документе xilinx по интерфейсам памяти видел заметку, что будьте внимательны, если стоит режим hswapen=0, то в момент конфигурации ПЛИС пуллапит пины к напряжению питания VCCAUX, которое в большинстве случаев 2.5-3.3V. Если делитель напряжения общий и ножки VREF обоих чипов объединены, то в момент конфигурации напряжение на ножке VREF ddr2 выходит за допустимые пределы, поскольку пин VREF плис - в том числе обычная IO во время конфигурации. По этой причине видел, что в некоторых проектах VREF для ПЛИС и памяти генерят отдельно двумя делителями. Вот решил узнать, как делают другие. Насчет восьми слоев - оно сильно дороже? Если технология одна и та же (в процентах, ориентировочно).
|
|
|
|
|
Oct 9 2016, 10:42
|
Гуру
     
Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448

|
Цитата(kappafrom @ Oct 7 2016, 17:53)  1) кто-нибудь реально запускал на максимальной скорости без терминаторов при таких условиях? Да, и даже на точно таком же стеке. Цитата(kappafrom @ Oct 7 2016, 17:53)  2) это только Микрон такой крутой может работать без терминаторов при близко расположенных чипах? что будет, если я не смогу купить микрон и поставлю хендай, или самсунг, или Elpida пин-ту-пин совместимые Одинаково справедливо для всех - электрические параметры регламентированы стандартом. Цитата(kappafrom @ Oct 7 2016, 17:53)  3) где почитать про нулевой бит байта (что для ПЛИС его можно свопить с остальными) Забудьте про нулевой бит - у вас DDR2, а не DDR3.
|
|
|
|
|
Oct 9 2016, 16:37
|
Местный
  
Группа: Свой
Сообщений: 379
Регистрация: 23-10-12
Из: Msk
Пользователь №: 74 056

|
Цитата(aaarrr @ Oct 9 2016, 13:42)  Забудьте про нулевой бит - у вас DDR2, а не DDR3. хорошо. в оригинале Design Implementation of DDR2 / DDR3 Interfaces:  в переводе PCBTech:  причем слайд одновременно относится к DDR2 / DDR3. это и смутило, подумал, что переводчики знали кое-что важное и дополнили перевод. ок, значит все биты в пределах байтлэйна свапируемы.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|