|
Кустарная ФАПЧ на ПЛИС |
|
|
|
Dec 8 2016, 17:53
|

Voltage Control Output
     
Группа: Свой
Сообщений: 4 598
Регистрация: 21-07-09
Из: Kursk
Пользователь №: 51 436

|
Цитата(ScrewDriver @ Nov 22 2016, 12:31)  Появилась задача: сформировать тактовый сигнал для ЦАП и схемы цифровой обработки, с весьма некруглой частотой, ну например 107,76 МГц и, скажем так, хорошими шумами, из опоры 10 МГц... А вот у меня мысль такая возникла: Может ну её ФАПЧ, а может проще заказать MXOC на 107,76 МГц у Мэджик Кристал с такими же характеристиками по стабильности, как и у Мориона на 10 МГЦ? А второй вариант сам собой напрашивается: Если нужна строгая когерентность, может лучше 10 МГц или около этого формировать из 107,76 МГц? Ну, например, делением в ПЛИС на 108? Или построив дробночисленный делитель? Или DDSом, на худой конец. А может 10 МГц там и вовсе не нужны?
--------------------
Слово - не воробей, вылетит - не пощадит
|
|
|
|
|
Dec 9 2016, 10:27
|
Частый гость
 
Группа: Участник
Сообщений: 182
Регистрация: 29-04-06
Пользователь №: 16 607

|
Цитата(VCO @ Dec 8 2016, 20:53)  А вот у меня мысль такая возникла: Может ну её ФАПЧ, а может проще заказать MXOC на 107,76 МГц у Мэджик Кристал с такими же характеристиками по стабильности, как и у Мориона на 10 МГЦ? Был такой вариант, но цифровики ведь такие непостоянные. Сегодня они влюблены именно в эту частоту, а завтра при отладке ВНЕЗАПНО увидят какой-нибудь спур и решат перепрыгнуть на какую-нибудь 112,32. ОК, ГУН я им перестрою, а что делать с уже заказанным генератором? Цитата(VCO @ Dec 8 2016, 20:53)  А второй вариант сам собой напрашивается: Если нужна строгая когерентность, может лучше 10 МГц или около этого формировать из 107,76 МГц? Ну, например, делением в ПЛИС на 108? Или построив дробночисленный делитель? Или DDSом, на худой конец. А может 10 МГц там и вовсе не нужны? От рубидевого стандарта 10 МГц синхронизируется весь борт, нельзя так.
|
|
|
|
|
Dec 12 2016, 13:04
|
Частый гость
 
Группа: Участник
Сообщений: 182
Регистрация: 29-04-06
Пользователь №: 16 607

|
Цитата(VCO @ Dec 9 2016, 14:24)  Так там, как я понял, радхард нужен, причём отечественный. Да, радхард для полупроводников это уж обязательно, не обязательно отечественный - главно дело чтобы не подсанкционный. Белорусы, Европа и Китай нас вполне устраивают.
|
|
|
|
|
Dec 13 2016, 07:52
|
Частый гость
 
Группа: Участник
Сообщений: 182
Регистрация: 29-04-06
Пользователь №: 16 607

|
Цитата(VCO @ Dec 12 2016, 20:15)  А ПЛИС Actel или Altera (Intel) от ВЗСП? Часть Infineon теперь тоже Intel. Причём та часть, которая бы подошла для ФАПЧ Мне это показалось довольно занятным. Воронежская ПЛИС в блоке стоит, но она медленновата для такого клока. Поскольку рядом есть виртекс - логично использовать именно его, тем более что это он с этим клоком крутится. А что Infineon? Я думаю в области его цифровой радстойкой продукции нас покроет белорусский Интеграл. Ну это из того что я видел на сайте, вот эти корпуса IR и RIC. Цитата(VCO @ Dec 12 2016, 20:15)  Занятно ещё то, что есть ещё одна отечественная микросхема ФАПЧ со встроенным ГУНом. Но она ЕМНИП не радхардовая, а просто с военной приёмкой. Забыл её наименование, но найти - не долго, если нужно... Да, НИИМА Прогресс отжег К1367ПЛ3У - но ее сначала надо будет пощщупать, прежде чем планировать ее использование. И да, это только низколеты и наземка.
|
|
|
|
|
Dec 13 2016, 15:12
|
Частый гость
 
Группа: Участник
Сообщений: 112
Регистрация: 7-04-11
Из: Москва
Пользователь №: 64 192

|
Получили на Спартане-6 уровень приведенного ФШ минус 189,5 дбн/Гц @ 10 кГц / 375 МГц. От наполняемости проектом кристалла мало что меняется. ( питание чистили ). Глушили/ не заливали плис проектом, оставляли голую PLL - результат тот же; минус 189,5. Fвых = 375 МГц (VC0 = 750/2), частота сравнения 25 МГц, по умолчанию предлагается три полосы пропускания PLL ~ 0,2/1/5 МГц. Использовали среднюю - 1 МГц. Уверенно на частоте 375 МГц видим минус 92 дбн/Гц @ 10 кГц. Запросили Xilinx о приведенных ФШ в Артиксе, Кинтексе. Получили замечательный ответ: ....." А вам зачем ?" Есть ли у кого данные о приведенном ФШ на эти кирпичи?.
П.С. "Всего" 23,5 дб отличает Спартан-6 от ADF4350/1 и его молочных братьев от MAX, LTC. ....."Всего" - в кавычках !!!
П.П.С. Xilinx пишет о выпуске более "правильной" PLL в Спартане-7, но та будет доступна в середине будущего лета.
|
|
|
|
|
Dec 14 2016, 07:58
|
Частый гость
 
Группа: Участник
Сообщений: 112
Регистрация: 7-04-11
Из: Москва
Пользователь №: 64 192

|
Цитата(mw_duk @ Dec 13 2016, 18:12)  Получили на Спартане-6 уровень приведенного ФШ минус 189,5 дбн/Гц От наполняемости проектом кристалла мало что меняется. ( питание чистили ). Глушили/ не заливали плис проектом, оставляли голую PLL - результат тот же; минус 189,5. Fвых = 375 МГц (VC0 = 750/2), частота сравнения 25 МГц, по умолчанию предлагается три полосы пропускания PLL ~ 0,2/1/5 МГц. Использовали среднюю - 1 МГц. Уверенно на частоте 375 МГц видим минус 92 дбн/Гц @ 10 кГц. Запросили Xilinx о приведенных ФШ в Артиксе, Кинтексе. Получили замечательный ответ: ....." А вам зачем ?" Есть ли у кого данные о приведенном ФШ на эти кирпичи?.
П.С. "Всего" 23,5 дб отличает Спартан-6 от ADF4350/1 и его молочных братьев от MAX, LTC. ....."Всего" - в кавычках !!!
П.П.С. Xilinx пишет о выпуске более "правильной" PLL в Спартане-7, но та будет доступна в середине будущего лета. Конечно ошибка: следует читать: минус 189,5 дбн/Гц, думал - одно, писал - другое.
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|