реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Задержка сигнала, Как уменьшить
Andreys55
сообщение Jan 30 2017, 19:16
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 31
Регистрация: 19-02-14
Пользователь №: 80 601



При проектировании устройства было замечено, что при прохождении
сигнала через ПЛИС без всяких преобразований, он задерживается примерно на 10ns
Т.е сигнал проходит через входной буфер IBUF, а затем идет на выход через OBUF.
Установка параметра SLEW в значение FAST дает выигрыш примерно в 3-4ns
Существует ли еще возможность уменьшить задержку?
Go to the top of the page
 
+Quote Post
andrew_b
сообщение Jan 31 2017, 05:31
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 975
Регистрация: 30-12-04
Из: Воронеж
Пользователь №: 1 757



Ну попробуйте поиграться с FROM:TO или set_max delay в зависимости от того, как вы описываете констрейны. Но гарантий нет, потому что все пути для роутинга уже проложены, надо лишь выбрать самый короткий. А его длина может оказаться больше, чем вам надо.
Go to the top of the page
 
+Quote Post
litv
сообщение Jan 31 2017, 06:14
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806



А ПЛИС дорогая sm.gif ?
Go to the top of the page
 
+Quote Post
Boris_TS
сообщение Jan 31 2017, 07:21
Сообщение #4


Злополезный
****

Группа: Свой
Сообщений: 608
Регистрация: 19-06-06
Из: Russia Taganrog
Пользователь №: 18 188



Укажите, пожалуйста, тип ПЛИС - от этого много зависит.

У ряда ПЛИС есть параметр Drive - можно его поставить на максимум, для Вашего стандарта ввода-вывода.
Кстати, стандарты тоже укажите: какой у Вас сейчас выбран, и тот который требуется - может кто чего хитрого и насоветует...
Go to the top of the page
 
+Quote Post
Vascom
сообщение Jan 31 2017, 08:07
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



Теоретически минимальную задержку можно узнать, посмотрев даташит на плисину. Там описаны все задержки на входные/выходные буферы.
Go to the top of the page
 
+Quote Post
Andreys55
сообщение Feb 1 2017, 21:31
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 31
Регистрация: 19-02-14
Пользователь №: 80 601



Используемая ПЛИС достаточно старенькая SPARTAN 3A XCS200A VQ 100
Go to the top of the page
 
+Quote Post
Boris_TS
сообщение Feb 2 2017, 09:10
Сообщение #7


Злополезный
****

Группа: Свой
Сообщений: 608
Регистрация: 19-06-06
Из: Russia Taganrog
Пользователь №: 18 188



Цитата(Andreys55 @ Feb 2 2017, 00:31) *
Используемая ПЛИС достаточно старенькая SPARTAN 3A XCS200A VQ 100
Хорошая ПЛИС, очень много разных стандартов ввода-вывода поддерживает.

Если Вы используете LVCMOS выходы, то можно попробовать установить максимальное значение атрибута Drive (у OBUF). Оно для разных LVCMOS - разное. В ug331 (Spartan-3 Generation FPGA User Guide) в Table 10-10: Available Single-Ended I/O Standards указаны максимальные значения Drive в зависимости от стандарта и различных условий.
Go to the top of the page
 
+Quote Post
iosifk
сообщение Feb 2 2017, 09:25
Сообщение #8


Гуру
******

Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369



Цитата(Andreys55 @ Jan 30 2017, 22:16) *
Существует ли еще возможность уменьшить задержку?

Наверное можно нагреть кристалл... И стабилизировать так его температуру.


--------------------
www.iosifk.narod.ru
Go to the top of the page
 
+Quote Post
ViKo
сообщение Feb 2 2017, 09:34
Сообщение #9


Универсальный солдатик
******

Группа: Модераторы
Сообщений: 8 634
Регистрация: 1-11-05
Из: Минск
Пользователь №: 10 362



Или остудить? Процессоры-то морозят.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 11th July 2025 - 02:54
Рейтинг@Mail.ru


Страница сгенерированна за 0.01422 секунд с 7
ELECTRONIX ©2004-2016