|
АЦП+JESD204B+Xilinx, Подключание АЦП |
|
|
2 страниц
1 2 >
|
 |
Ответов
(1 - 14)
|
Feb 4 2017, 13:14
|
Частый гость
 
Группа: Участник
Сообщений: 155
Регистрация: 26-04-12
Пользователь №: 71 584

|
Цитата(dm.pogrebnoy @ Feb 4 2017, 16:02)  Все варианты возможны. Самый простой - купить https://www.xilinx.com/products/intellectua...di-jesd204.htmlСамый дешевый - написать самому. Если писать самому - стоит оно того? Или лучше не заморачиваться? Как там с сложностью? Для меня главное время.
|
|
|
|
|
Feb 4 2017, 14:46
|

отэц
    
Группа: Свой
Сообщений: 1 729
Регистрация: 18-09-05
Из: Москва
Пользователь №: 8 684

|
Цитата(Anton1990 @ Feb 4 2017, 16:14)  Если писать самому - стоит оно того? Или лучше не заморачиваться? Как там с сложностью? Для меня главное время. ..конечно стоит написать эту корку самому, потом можно будет продать страждущим. p.s. ..корка стоит что-то около 5 - 10 к$ . https://products.avnet.com/shop/en/ema/ef-d...457345626187097https://electronix.ru/forum/lofiversion/ind...hp/t138119.html - тут люди сабдж обсуждали.
--------------------
b4edbc0f854dda469460aa1aa a5ba2bd36cbe9d4bc8f92179f 8f3fec5d9da7f0 SHA-256
|
|
|
|
|
Feb 6 2017, 10:01
|
Знающий
   
Группа: Свой
Сообщений: 572
Регистрация: 17-11-05
Из: СПб, Россия
Пользователь №: 10 965

|
Цитата(_Anatoliy @ Feb 6 2017, 12:20)  Упаду на хвост. Тогда,если только один АЦП, с сигналом SYSREF можно не заморачиваться? Что подавать вместо него? тема JESD204На АЦП в том или ином виде его может быть необходимо подать, иначе АЦП не войдет в рабочий режим (надо индивидуально читать про чип). Можно сформировать однократный импульс, в некоторых китах его попросту от механической кнопки запараллеливают. Со стороны FPGA опять-таки - если свое ядро, то не использовать, если чье-то - надо читать описание, sysref может быть обязательным для входа в режим выдачи данных пользователю.
|
|
|
|
|
Feb 6 2017, 13:04
|

Местный
  
Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806

|
Можно попросить на сайте Xilinx временную лицензию. Мы как то брали. Она на три месяца , все функции работают . Ограничение по моему только по времени работы в железе , два часа что-ли. https://www.xilinx.com/products/intellectua...evaluation.html
|
|
|
|
|
Feb 7 2017, 10:31
|
Участник

Группа: Участник
Сообщений: 22
Регистрация: 26-07-16
Из: Беларусь
Пользователь №: 92 718

|
Цитата(alexadmin @ Feb 6 2017, 13:01)  На АЦП в том или ином виде его может быть необходимо подать, иначе АЦП не войдет в рабочий режим (надо индивидуально читать про чип). Можно сформировать однократный импульс, в некоторых китах его попросту от механической кнопки запараллеливают. Со стороны FPGA опять-таки - если свое ядро, то не использовать, если чье-то - надо читать описание, sysref может быть обязательным для входа в режим выдачи данных пользователю. По моему там должна опция быть переключение в subclass 0 - т.е режим без подстройки детерменированной задержки
|
|
|
|
|
Feb 7 2017, 14:07
|
Знающий
   
Группа: Свой
Сообщений: 572
Регистрация: 17-11-05
Из: СПб, Россия
Пользователь №: 10 965

|
Цитата(_Anatoliy @ Feb 7 2017, 16:28)  Спасибо! Согласен, это не помешает. Но тут есть некоторое недопонимание принципа работы этого самого sysref. Если его формировать из FPGA асинхронно просто как логический импульс некоторой длительности то возникнет проблема с сетапами и холдами. На диаграммах этот импульс всегда рисуется синхронно с клоком. Сформировать его синхронно на частоте 2ГГц тоже непонятно как Есть ли у Вас какие мысли по этому поводу? Формально да - берется специальный синтезатор, который порождает sysref в заданной фазе относительно клока. Если рассматривать этот sysref - чисто как путь отступления, то можно нагородить схемку, которая бы работала на базе клока трансивера (порождаемого из клока АЦП) и могла дергать sysref с возможностью, к примеру, изменения задержки в выходном пине. Задержку, если что-то пойдет не так, выбирать экспериментально.
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|