|
|
  |
Синтезаторы частот. От концепции к продукту., Ищу книгу, Frequency Synthesizers: Concept to Product |
|
|
|
Feb 24 2017, 10:57
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Цитата(Vitaly_K @ Feb 24 2017, 13:28)  Но не настолько лучше, чтобы заявлять, что кроме DDS ничего и никому больше не нужно. Я бы поостерегся слов лучший, незаменимый - это крайности и ни к чему хорошему они не приводят. К PDS это также имеет отношение. Да, возможно и нужно для продвижения технологии где-то на 10-20 дБ лучше, чем любое другое решение, но это крайне мешает на начальном этапе развития. Пусть будет макет на коленке, со спурами 57 дБн - для меня приятно видеть железку, дальше посмотрим, что с этим делать. Цитата(Vitaly_K @ Feb 24 2017, 13:28)  Как Вы оцениваете способности Миландра? Никак, не нравится такой путь развития, дорогостоящий и рискованный. Только в кооперации со студентами.
|
|
|
|
|
Feb 24 2017, 12:50
|
Знающий
   
Группа: Участник
Сообщений: 620
Регистрация: 4-12-09
Из: Kiev
Пользователь №: 54 052

|
Цитата(rloc @ Feb 24 2017, 12:57)  Пусть будет макет на коленке, со спурами 57 дБн - для меня приятно видеть железку, дальше посмотрим, что с этим делать. Не понял, какой макет Вы имеете в виду? Если PDS, то он есть, см. приложенный файл. И там спуры -70 дБн, т.е. много лучше чем -57 дБн.
|
|
|
|
|
Feb 24 2017, 13:03
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Цитата(Vitaly_K @ Feb 24 2017, 15:50)  Если PDS, то он есть, см. приложенный файл. И там спуры -70 дБн Хорошо, будем считать первой итерацией, алгоритм работает, спуры низкие. Следующий вариант - шумы (2 ЦАП с суммированием например, продумать изоляцию от FPGA, как источника шума), и по-возможности более высокая частота работы FPGA. Важно посмотреть на спуры вблизи кратных частот.
|
|
|
|
|
Feb 24 2017, 21:03
|
Местный
  
Группа: Участник
Сообщений: 394
Регистрация: 7-01-11
Из: г. Трубчевск
Пользователь №: 62 074

|
Цитата(rloc @ Feb 23 2017, 23:03)  Какие глубокие завязки с Ванкувером. Кто бы мог подумать? Вместе с Виталием гадал. Кто старое помянет ... Тема так разрослась, что стала уже историей. Сейчас стал делать закладки, иногда интересно посмотреть. Довольно много интересных мыслей было и просто прикольных моментов. С Ванкувером тоже прикольно было (без всяких подковырок - по-доброму). Вообще, оно всё хорошо, когда границы не переходит. Ну да ладно, проехали. К Вам вопрос, пока Вы тут появились. По поводу очистки сигнала внешним стробированием. Правильно ли я понимаю, что если взять плохенький по шумам делитель, но удобный в использовании (например, ADF4002), то я могу улучшить его шумы, подключив на его выход D-триггер (tiny logic), clock которого подключу к клоку ADF? Или я что-то пропустил здесь? В чем тут фишка?
--------------------
|
|
|
|
|
Feb 24 2017, 21:59
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Цитата(Chenakin @ Feb 25 2017, 00:03)  Ну да ладно, проехали. Понимаю, что VCO ляпнул, умеет он. Цитата(Chenakin @ Feb 25 2017, 00:03)  К Вам вопрос, пока Вы тут появились. По поводу очистки сигнала внешним стробированием. Правильно ли я понимаю, что если взять плохенький по шумам делитель, но удобный в использовании (например, ADF4002), то я могу улучшить его шумы, подключив на его выход D-триггер (tiny logic), clock которого подключу к клоку ADF? Или я что-то пропустил здесь? В чем тут фишка? Мне показалось вам эта фишка хорошо знакома, по соседней ветке с ЭМС ) Идея очень простая, вы ее даже проговаривали и осмысливали. Добавочное дрожание фазы на выходе любого делителя определяется тремя вещами: технологией изготовления микросхемы, длинной пути от тактового сигнала до выхода и внутренней ЭМС. Внешний триггер дает нам простор в выборе технологии и сокращает задержку от клока до выхода. В "правильных" делителях внутри обязательно будет стоять стробирующий триггер. Первый пример, что пришел в голову - NB7N017M, делал когда-то давно на нем дробный делитель с внешним управлением. Виталия никак не могу уговорить на внешнее стробирование, посмотрите на его схему, FPGA фактически напрямую связана с аналоговой частью, шумы беспрепятственно пролезают. Сейчас поищу ссылку, где на приборе замерил разницу со стробированием и без, ее и можно в закладки положить. Кстати D-триггер любой подойдет, пробовал и National, и TI, и NXP серий AUP, AUC, LVC, много их. Это что касается КМОП технологий. По остальным не знаю. Тут беседа была: https://electronix.ru/forum/index.php?showt...st&p=9934841-ый случай - тактовая частота 100 МГц разветвляется на CPLD и внешний триггер, делится на 5 на CPLD и подается на D-вход триггера 2-ой случай - сигнал снимается напрямую с выхода CPLD
|
|
|
|
|
Feb 24 2017, 23:43
|
Местный
  
Группа: Участник
Сообщений: 394
Регистрация: 7-01-11
Из: г. Трубчевск
Пользователь №: 62 074

|
Цитата(rloc @ Feb 24 2017, 13:59)  Мне показалось вам эта фишка хорошо знакома Столько фактуры накопилось, что видимо уже голова не держит. Чтоб не запутаться, схема включения для ADF4002 будет такая?
ADF4002_trigger.pdf ( 10.74 килобайт )
Кол-во скачиваний: 96Красивые шумы, однако, получаются...
--------------------
|
|
|
|
|
Feb 25 2017, 05:53
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Цитата(Chenakin @ Feb 25 2017, 02:43)  Чтоб не запутаться, схема включения для ADF4002 будет такая? В целом, да. По уровням и задержкам еще посмотреть. Для КМОП по входу можно добавить резистивный делитель на Uпит/2. А по задержкам чуть интереснее CPLD, легко добавить логический элемент, частота 400 МГц, управление фазой и скважностью (внешняя синхронизация). Цитата(Chenakin @ Feb 25 2017, 02:43)  Красивые шумы, однако, получаются... По-моемому сейчас все производители OCXO/VCXO в качестве активных элементов широко используют похожую логику: Magic Xtal, Morion, Crystek, Abracon ... Сомнений нет.
|
|
|
|
|
Feb 25 2017, 12:14
|
Знающий
   
Группа: Участник
Сообщений: 620
Регистрация: 4-12-09
Из: Kiev
Пользователь №: 54 052

|
Цитата(rloc @ Feb 24 2017, 15:03)  Хорошо, будем считать первой итерацией, алгоритм работает, спуры низкие. Следующий вариант - шумы (2 ЦАП с суммированием например, продумать изоляцию от FPGA, как источника шума), и по-возможности более высокая частота работы FPGA. Важно посмотреть на спуры вблизи кратных частот. И всё-таки 2 ЦАПа? Куда их включать? Недавно обсуждали этот вопрос с TAY (см. стр.153). Ничего не получается. И изоляция от FPGA не поможет. Шум – это шум дробности из-за неточности ЦАП. Без дробности шум на порядок ниже. А точным ЦАП не сделать, поскольку резисторы «размазаны» по печатной плате. ЦАП должен быть внутри микросхемы.
|
|
|
|
|
Feb 26 2017, 13:22
|
Узкополосный широкополосник
     
Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462

|
Цитата(Vitaly_K @ Feb 26 2017, 15:38)  Использованы именно матрицы резисторов: 8 штук по 4 резистора в каждой. Между самими матрицами есть разброс и не малый. Допустим 1%, а это считается высокой точностью, меньше точности младшего разряда 7-битного ЦАП. Есть матрицы резисторов более 4 шт, вот о чем говорю. Пусть будет 5 %, но главное внутри матрицы будет точнее. Нельзя ли в опытном образце сделать резисторов меньше? Цитата(Vitaly_K @ Feb 26 2017, 15:38)  Но влияет также и временнОе рассогласование: 32 дорожки разной длины от FPGA до резисторов. Возможны также и искажения сигналов с выходов RS-триггеров в FPGA. Дорожки можно подровнять до 0.5 мм, решаемая задача. Триггеры желательно выносить за FPGA, делить цифровую и аналоговую части.
|
|
|
|
|
Feb 26 2017, 16:29
|
Знающий
   
Группа: Участник
Сообщений: 620
Регистрация: 4-12-09
Из: Kiev
Пользователь №: 54 052

|
Цитата(rloc @ Feb 26 2017, 15:22)  Между самими матрицами есть разброс и не малый. Допустим 1%, а это считается высокой точностью, меньше точности младшего разряда 7-битного ЦАП. Есть матрицы резисторов более 4 шт, вот о чем говорю. Пусть будет 5 %, но главное внутри матрицы будет точнее. Нельзя ли в опытном образце сделать резисторов меньше? Дорожки можно подровнять до 0.5 мм, решаемая задача. Триггеры желательно выносить за FPGA, делить цифровую и аналоговую части. Конечно, можно было бы экспериментировать и дальше, но вот беда – сам я уже ни на что не способен, а помощников нет, и денег тоже нет.
|
|
|
|
|
  |
457 чел. читают эту тему (гостей: 457, скрытых пользователей: 0)
Пользователей: 0
|
|
|