Приветствую!
Цитата(ConstHw @ Mar 7 2017, 11:53)

Есть комплект ZC706+ плата ЦАП/АЦП . Таких комплектов два.
На каждом на процессоре запущено приложение, работающее поверх, LWIP, через который происходит управление - загрузка/чтение чтение данных из памяти, запуск DMA контроллеров для DAC/ADC.
Синхронизацию радиочасти сейчас опустим, как завести обший клок на FPGA тоже понятно.
...
Как сформировать сигнал запуска с минимальной задержкой? Вытащить процесс синхронизации блоков между собой в RTL часть?
Или все не так и есть другие способы решения?
...
Если требуется точность то такта то все в RTL - и синхронизацию, и DMA с буферным FIFO, и обработку данных - только так можно получить синхронную работу - другие варианты с прерываниями и DMA в CPU это потерянное время и нервы.
Удачи! Rob.