Доброго времени суток!
Разрабатываю систему связи на микросхеме AD9361.
Возникла проблема подключения внешнего тактового сигнала, который требует уровень 1.3 В p-p.
Для тактирования системы использую clock distribution, который выводит CLK 20 МГц CMOS 1.8 В. (clock distribution также тактирует ПЛИС(LVDS)).
Вот что написано в референс мануале на AD9361 (UG-570):
The level for the clock should be 1.3 V p-p maximum(lower swings can be used but will limit performance). This signal can be a clipped sine wave or a CMOS signal. The best performance will be seen with the highest slew rate possible. The XTALN (Pin M12) has an input resistance of ~ 10kΩ in parallel with 10 pF.
Использовать отдельный тактовый генератор для AD9361 я не могу так, как хочется чтобы тактовая была одна для всей системы.
Найти clock distribution с нужным выходом не удалось.
Какие варианты деления уровня тактового сигнала можно применить? Может резистивный делитель? Или делитель на конденсаторах? Или на диодах ограничитель сделать? Или есть микросхема, которая сможет преобразовать уровень сигнала до 1.3 В на 20 МГц с малым джиттером?
Сообщение отредактировал Timur_AVASYS - Mar 7 2017, 12:56
|