Цитата(makc @ Aug 21 2017, 09:35)

В целом правильно. Подробности описаны в UG382 - Spartan-6 FPGA Clocking Resources User Guide
Пока я не вычитал этого в UG382, мне пришла в голову мысль подглядеть/проверить раскладки выводов у MIG генератора, попросив его сгенерить корки для ddr памяти.
Так вот в трех портах все выводы действительно лежат в одной паре Bank:BUFIO2, но в одном случае ddr2/xc6slx150t/mt47h128m8xx/port3 используется 2 разных bufio2 внутри одного порта: LT;LB: в LT лежат вся шина адреса и часть управления, в LB шина данных и вторая часть управления.
Если сигналы, разнесенные в разные клоковые зоны нехорошо, так зачем же ксайлинкс такое делает ?
Если хочешь узнать, что ждет тебя на дороге впереди, спроси у тех, кто возвращается по ней.