|
Модуль RTC. |
|
|
|
Sep 4 2017, 11:44
|
Профессионал
    
Группа: Участник
Сообщений: 1 778
Регистрация: 29-03-12
Пользователь №: 71 075

|
Сделал модуль RTC Код entity RTC is port( RST : in Std_logic; CLK : in Std_logic; SECONDS : out Std_logic_vector(5 downto 0); MINUTES : out Std_logic_vector(5 downto 0); HOURS : out Std_logic_vector(4 downto 0); DAY : out Std_logic_vector(5 downto 0); MONTH : out Std_logic_vector(3 downto 0); YEAR : out Std_logic_vector(11 downto 0) ); end RTC; и вычисляю часы, минуты, дни и так далее. Но модуль надо инициализировать реальным временем. Получается надо сделать что то вроде такого Код entity RTC is port( RST : in Std_logic; CLK : in Std_logic; SECONDS_IN : in Std_logic_vector(5 downto 0); MINUTES_IN : in Std_logic_vector(5 downto 0); HOURS_IN : in Std_logic_vector(4 downto 0); DAY_IN : in Std_logic_vector(5 downto 0); MONTH_IN : in Std_logic_vector(3 downto 0); YEAR_IN : in Std_logic_vector(11 downto 0);
SET : in Std_logic;
SECONDS_OUT : out Std_logic_vector(5 downto 0); MINUTES_OUT : out Std_logic_vector(5 downto 0); HOURS_OUT : out Std_logic_vector(4 downto 0); DAY_OUT : out Std_logic_vector(5 downto 0); MONTH_OUT : out Std_logic_vector(3 downto 0); YEAR_OUT : out Std_logic_vector(11 downto 0) ); end RTC; набор для ввода и набор для вывода. А по другому никак?
Сообщение отредактировал Jenya7 - Sep 4 2017, 11:47
|
|
|
|
2 страниц
< 1 2
|
 |
Ответов
(15 - 29)
|
Sep 5 2017, 08:20
|

Утомлённый солнцем
     
Группа: Свой
Сообщений: 2 646
Регистрация: 15-07-06
Из: г.Донецк ДНР
Пользователь №: 18 832

|
Цитата(Flip-fl0p @ Sep 4 2017, 19:41)  Код use IEEE.STD_LOGIC_UNSIGNED.ALL; Уберите её, она лишняя. И не является стандартом. Без неё у меня векторы не складываются. Код library ieee; use ieee.std_logic_1164.all; --use ieee.STD_LOGIC_UNSIGNED.all; use ieee.NUMERIC_STD.all; ................................... signal cnt : STD_LOGIC_VECTOR(7 downto 0); begin process(Clk,rst) is if (RISING_EDGE(Clk)) then cnt <= cnt+1; ................... # Error: COMP96_0071: TestBench/modulator_TB.vhd : (182, 42): Operator "+" is not defined for such operands. А с ней всё o`k.
|
|
|
|
|
Sep 5 2017, 08:43
|

В поисках себя...
   
Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140

|
Так а вы счетчик объявите как тип UNSIGNED и тогда можно будет записать так: Код USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.NUMERIC_STD.ALL; --................................... SIGNAL CNT : UNSIGNED(7 DOWNTO 0); BEGIN PROCESS(CLK,RST) IS IF (RISING_EDGE(CLK)) THEN CNT <= CNT + "1"; --................... Или сразу преобразовывайте типы : Код USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.NUMERIC_STD.ALL; --................................... SIGNAL CNT : STD_LOGIC_VECTOR(7 DOWNTO 0); BEGIN PROCESS(CLK,RST) IS IF (RISING_EDGE(CLK)) THEN CNT := STD_LOGIC_VECTOR(UNSIGNED(CNT) + 1); А потом конвертируйте тип UNSIGNED в STD_LOGIC_VECTOR. Но это можно делать не всегда. Или объявите счетчик как INTEGER а потом преобразуйте INTEGER в STD_LOGIC_VECTOR средствами библиотеки NUMERIC_STD.
|
|
|
|
|
Sep 5 2017, 09:03
|

В поисках себя...
   
Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140

|
Цитата(_Anatoliy @ Sep 5 2017, 11:50)  В том то и дело...
А смысл? Имхо, проще подключить библиотеку и не париться. Смысл в том, что библиотека NUMERIC_STD является стандартизированной библиотекой. А библиотека STD_LOGIC_UNSIGNED -это не стандартизированная библиотека. Я например не могу дать гарантию того что это библиотека будет работать всегда одинаково в любой версии САПР, в следствии чего я не могу дать гарантии того, что мои ранее написанные проекты будут работать так, как они задумывались. Если САПР не менять и не обновлять (фиг его знает, что поменяют обновления), то вроде и не страшно... Но поскольку я начал изучать VHDL когда уже была разработана библиотека NUMERIC_STD то я сразу начал применять только её. Я всегда за строгое соблюдение стандарта, были прецеденты на прошлой работе когда отклонения от ГОСТ приводили к достаточно дорогим ошибкам....
|
|
|
|
|
Sep 5 2017, 09:42
|

В поисках себя...
   
Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140

|
Цитата(_Anatoliy @ Sep 5 2017, 12:25)  То-же верно. Я уже привык к NUMERIC_STD и не особо чувствую дискомфорта. Я считаю что главное понимать когда и зачем нужно применять ту или иную библиотеку.
|
|
|
|
|
Sep 8 2017, 10:41
|

В поисках себя...
   
Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140

|
Цитата(_Anatoliy @ Sep 5 2017, 15:46)  Ну да, так и делаю когда имею дело с шиной данных в блоках DSP. Но для банального счётчика считаю это лишним. А я вообще счетчики в отдельных модулях держу. Один раз описал его, отладил и больше к нему не возвращаюсь. Только в параметрах указываю значение максимального счета. Лично я так меньше ошибаюсь при написании проектов CODE Код LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.NUMERIC_STD.ALL;
ENTITY COUNTER_ENA IS GENERIC ( MAX_VALUE : INTEGER := 126 -- До скольки считает счетчик(от нуля до MAX_VALUE) ); PORT ( CLK : IN STD_LOGIC; ENA : IN STD_LOGIC; DATA_OUT : OUT INTEGER RANGE 0 TO MAX_VALUE ); END ENTITY;
ARCHITECTURE RTL OF COUNTER_ENA IS FUNCTION LOG2 (MAX_VALUE : INTEGER) RETURN INTEGER IS -- Функция вычесления логарифма по основанию 2 для определения разрядности VARIABLE CNT : INTEGER := 0; -- Счетчик для подсчета количества делений на 2 VARIABLE TEMP : INTEGER := MAX_VALUE + 1; -- Делимое - максимальное количество состояний счетчика BEGIN WHILE (TEMP > 1) LOOP -- Пока делимое больше 1 совершаем цикл деления на 2 CNT := CNT + 1; -- Считаем количество циклов деления TEMP := TEMP/2; -- Делим число на 2 каждый цикл END LOOP; RETURN CNT; -- Значение счетчика и есть логарифм END LOG2; SIGNAL COUNTER_INTEGER : INTEGER RANGE 0 TO MAX_VALUE := 0; -- Счетчик обнуляемый условием максимального счета SIGNAL COUNTER_UNSIGNED : UNSIGNED(LOG2(MAX_VALUE)-1 DOWNTO 0) := (OTHERS => '0'); -- Счетчик с автоматическом обнулени при переполнении BEGIN
--================================================================================ ========================== -- Если максимальное значение счетчика переведенное в двоичное число не состоит из одних только единиц -- Значит у нас счетчик обнуляется значением максимального счета т.е до наступления переполнения разрядов --================================================================================ ========================== GEN_RST_COND : IF ( TO_UNSIGNED(MAX_VALUE,LOG2(MAX_VALUE) ) /= ( LOG2(MAX_VALUE)-1 DOWNTO 0 => '1' ) ) GENERATE CNT_PROC : PROCESS ( CLK ) BEGIN IF (RISING_EDGE(CLK)) THEN IF (ENA = '1') THEN -- Сигнал разрешения работы счетчика IF (COUNTER_INTEGER = MAX_VALUE) THEN -- При наступлении максимального значения счетчика COUNTER_INTEGER <= 0; -- Обнулим его ELSE COUNTER_INTEGER <= COUNTER_INTEGER + 1; -- Иначе будем его инкрементировать END IF; END IF; END IF; END PROCESS; DATA_OUT <= COUNTER_INTEGER; END GENERATE; --================================================================================ ========================== -- Если максимальное значение счетчика это (2**N - 1) -- Значит у нас полный счетчик, который обнуляется переполнением разрядов --================================================================================ ========================== GEN : FOR I IN 0 TO 30 GENERATE OVERFLOW : IF (2**I-1 = MAX_VALUE) GENERATE CNT_PROC : PROCESS ( CLK ) BEGIN IF (RISING_EDGE(CLK)) THEN IF (ENA = '1') THEN -- Сигнал разрешения работы счетчика COUNTER_UNSIGNED <= COUNTER_UNSIGNED + "1"; -- Инкрементируем его каждый такт END IF; END IF; END PROCESS; DATA_OUT <= TO_INTEGER(COUNTER_UNSIGNED); END GENERATE; END GENERATE; END ARCHITECTURE;
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|