реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Cyclone V Avalon-MM PCIe MSI, Проблема с MSI прерываниями
Alexxxxey
сообщение Jan 30 2018, 18:15
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-09-13
Из: Санкт-Петербург
Пользователь №: 78 418



На Cyclone V сделан PCIe Endpoint на основе Cyclone V Avalon-MM Interface for PCIe, на TI C6678 соответственно root. Транзакции на чтение/запись работают в обоих направлениях, а вот с отправкой MSI от endpoint -> root возникли проблемы.

Сначала пробовал как в примере и через mailbox регистры. Потом посмотрел через netlist viewer, оказалось что сигнал MSI Request (TLAPPMSIREQ) и другие сигналы (MSINUM, MSITC) у Hard IP посажены на 0. Опция Enable multiple MSI/MSI-X support включена.

Подскажите, пожалуйста, в чем может быть проблема?
Go to the top of the page
 
+Quote Post
AVR
сообщение Jan 31 2018, 07:15
Сообщение #2


фанат Linux'а
*****

Группа: Свой
Сообщений: 1 353
Регистрация: 23-10-05
Из: SPB.RU
Пользователь №: 10 008



Цитата(Alexxxxey @ Jan 30 2018, 21:15) *
Потом посмотрел через netlist viewer, оказалось что сигнал MSI Request (TLAPPMSIREQ) и другие сигналы (MSINUM, MSITC) у Hard IP посажены на 0. Опция Enable multiple MSI/MSI-X support включена

Какие еще выводы там доступны на тему msi*? А если без multiple?


--------------------
Go to the top of the page
 
+Quote Post
Alexxxxey
сообщение Jan 31 2018, 14:55
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-09-13
Из: Санкт-Петербург
Пользователь №: 78 418



У hard ip есть выводы msinum, msifunc, msitc, msireq на все подан 0.

Без multiple пробовал, аналогичная картина
Go to the top of the page
 
+Quote Post
AVR
сообщение Jan 31 2018, 15:14
Сообщение #4


фанат Linux'а
*****

Группа: Свой
Сообщений: 1 353
Регистрация: 23-10-05
Из: SPB.RU
Пользователь №: 10 008



Цитата(Alexxxxey @ Jan 31 2018, 17:55) *
У hard ip есть выводы msinum, msifunc, msitc, msireq на все подан 0.
Без multiple пробовал, аналогичная картина

Это плохо, потому что именно msinum и msireq и отвечают за MSI-прерывания...
Я так понимаю, речь идет о ARM/Nios процессоре, к которому подключено это ядро?
Раздел конечно SoPC, но обязательно ли использовать PCIe ядро таким образом? Или удобнее разобраться с такой формой? Там есть второй вариант, безпроцессорный способ использования.


--------------------
Go to the top of the page
 
+Quote Post
krux
сообщение Jan 31 2018, 20:30
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 700
Регистрация: 2-07-12
Из: дефолт-сити
Пользователь №: 72 596



.


--------------------
провоцируем неудовлетворенных провокаторов с удовольствием.
Go to the top of the page
 
+Quote Post
Alexxxxey
сообщение Feb 6 2018, 20:51
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-09-13
Из: Санкт-Петербург
Пользователь №: 78 418



Цитата(AVR @ Jan 31 2018, 18:14) *
Это плохо, потому что именно msinum и msireq и отвечают за MSI-прерывания...
Я так понимаю, речь идет о ARM/Nios процессоре, к которому подключено это ядро?
Раздел конечно SoPC, но обязательно ли использовать PCIe ядро таким образом? Или удобнее разобраться с такой формой? Там есть второй вариант, безпроцессорный способ использования.

У PCIe c Avalon-MM интерфейсом два Avalon-MM Slave порта. Работал с ними и из Nios и из консоли с помощью jtag avalon-mm master. При записи в Txs порт данные благополучно передаются в процессор.

Там есть варианты ядра с другим интерфейсом, но просто этот для старта мне показался наиболее простым, чтобы проверить работоспособность платы. BAR регистру соответствует мастер порт, к нему подключен блок памяти. TMS соответсвенно просто читает/пишет память.

Уже потом стал пробовать транзакции со стороны плис через Txs порт (успешно) и отправку прерываний.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 15th June 2025 - 18:15
Рейтинг@Mail.ru


Страница сгенерированна за 0.01403 секунд с 7
ELECTRONIX ©2004-2016