Достаточно высокочастотный дифференциальный клок (100-200 МГц) имеет не 50 % заполнение- отклонение до 10-15 %. Напомните пожалуйста схемку для выравнивания заполнения до 50%. Выглядит она как дифференциальный (по входу и выходу) компаратор или приемник с линии, операционник в обратной связи с выхода на вход и немного пассивных элементов. Потерял где-то ссылку на схему и немогу найти :-(.
|