Цитата(abcdefg @ Nov 17 2006, 12:59)

Цитата(Muzalew @ Nov 17 2006, 12:00)

PCLK у меня 55.296 МГц (кварц 11.0592 Х 5)
при максимальнозаданной частоте работы ADC 4.25 МГц время преобразования должно быть~2.5 uS
у меня получается в 2 раза больше.
1. Проверь AD0CR.CLKDIV
2. Как замеряется время преобразования
AD0CR.CLKDIV у меня равен 0x0C он как раз и дает минимальное время преобразования.
Режим ADC программный. выставляю 1 на порт после старта преобразования и снимаю ее на входе прерывания. Конечно, тут влияет время реакции на прерывание, не не может же оно быть таким большим!