реклама на сайте
подробности

 
 
6 страниц V   1 2 3 > »   
Reply to this topicStart new topic
> Универсальный кабель
ANDY_LEX
сообщение Feb 23 2005, 22:10
Сообщение #1





Группа: Новичок
Сообщений: 6
Регистрация: 23-02-05
Пользователь №: 2 850



Привет всем
Только начал разбиратся с ПЛИС
пытаюсь изготовить вот этот девайс
http://www.platan.ru/shem/pdf/12_p56-59.pdf
ошибок вроде нет но проэкт не хочет компелироватся в Quartus II 4.1sp1 Web Edition Full

может кто уже делал такой кабель подскажите написал автору тишина
Go to the top of the page
 
+Quote Post
etoja
сообщение Feb 24 2005, 06:22
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 121
Регистрация: 14-01-05
Из: Москва
Пользователь №: 1 952



Лапшу с ушей стряхиваем.
JTAG кабели будут разными для:
- Xilinx;
- Analog Devices;
- TI.
Go to the top of the page
 
+Quote Post
one_man_show
сообщение Feb 24 2005, 07:18
Сообщение #3


Помогу, чем смогу
******

Группа: Админы
Сообщений: 2 786
Регистрация: 28-05-04
Из: Москва
Пользователь №: 25



Цитата(ANDY_LEX @ Feb 24 2005, 01:10)
Привет всем
Только начал разбиратся с ПЛИС
пытаюсь изготовить вот этот девайс
http://www.platan.ru/shem/pdf/12_p56-59.pdf
ошибок вроде нет но проэкт не хочет компелироватся в Quartus II 4.1sp1 Web Edition Full

может кто уже делал такой кабель подскажите написал автору тишина
*

Не понятно, у Вас проблема с компиляцией или с загрузкой проекта в ПЛИС. Если с компиляцией, то тут никакой кабель не поможет. Уточните, в чем проблема. Сначала устраните ошибки компиляции, затем пытайтесь что-то получить от загрузки проекта.


--------------------
С уважением,
Ваган Саруханов
Проекты|Форум|Facebook|Linkedin
Go to the top of the page
 
+Quote Post
M_A
сообщение Feb 24 2005, 08:24
Сообщение #4


Частый гость
**

Группа: Свой
Сообщений: 153
Регистрация: 27-12-04
Из: г. Иркутск
Пользователь №: 1 689



Цитата(one_man_show @ Feb 24 2005, 07:18)
Не понятно, у Вас проблема с компиляцией или с загрузкой проекта в ПЛИС. Если с компиляцией, то тут никакой кабель не поможет. Уточните, в чем проблема. Сначала устраните ошибки компиляции, затем пытайтесь что-то получить от загрузки проекта.
*


Этот универсальный кабель сам собран на ПЛИС Altera и в pdf есть текст ее прошивки. Вот он то похоже у автора и не компилится, если я правильно понял.

to ANDY_LEX
поясните что значит не хочет компилироваться? Чем Квартус это нежелание мотивирует? Какие ошибки выдает?
На счет самого кабеля ничего сказать не могу, пользую только ББ.
Но я бы с таким работать не стал, шибко наворочено.
Лучше буду работать с несколькими элементарно собранными для каждого производителя. Тогда хоть при сбоях в прошивке отпадает вариант, что дело в кабеле.
Go to the top of the page
 
+Quote Post
ANDY_LEX
сообщение Feb 27 2005, 08:30
Сообщение #5





Группа: Новичок
Сообщений: 6
Регистрация: 23-02-05
Пользователь №: 2 850



Привет всем спасибо за ответы сделать универсальный кабель меня побудило желание разобратся с ПЛИС и VHDL не хчется нечинать с какой нибудь моргалки а так глядиш кабель сгодится и решение оригинальное.
уже неделю бьюсь почитал умные книжки все перепроверил а квартус все равно матюгается
Error: Top-level design entity JTAG is undefined
Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 0 warnings
Error: Processing ended: Sun Feb 27 11:12:22 2005
Error: Elapsed time: 00:00:05
Error: Quartus II Full Compilation was unsuccessful. 1 error, 0 warnings
мне кажется что в схеме где то ошибка
проэкт на всякий случай прилагаю может быть комунибудь интерестно будет разобратся
с М_А я полностью согласен что проще кабелей на АП шках наделать ноэто не так интерестно
Прикрепленные файлы
Прикрепленный файл  JTAG.rar ( 18.73 килобайт ) Кол-во скачиваний: 617
 
Go to the top of the page
 
+Quote Post
Vincent Vega
сообщение Feb 28 2005, 07:10
Сообщение #6


Участник
*

Группа: Свой
Сообщений: 46
Регистрация: 26-09-04
Пользователь №: 721



Цитата(ANDY_LEX @ Feb 27 2005, 11:30)
Error: Top-level design entity JTAG is undefined
Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 0 warnings
Error: Processing ended: Sun Feb 27 11:12:22 2005
Error: Elapsed time: 00:00:05
Error: Quartus II Full Compilation was unsuccessful. 1 error, 0 warnings
мне кажется что в схеме где то ошибка
*


дык, entity в вашем VHDL файле называется не JTAG, a JTAGCable.
надо было в Project Navigator щёлкнуть правой кнопкой по Compilation Hierarchy, далее Settings -> General и в поле Top Level Entity вписать JTAGCable

там ещё проблемы с именами сигналов (имена сигналов в проекте совпадают с именами сигналов JTAG порта ПЛИС)

ну и советую более менее по человечески отформатировать VHDL-код

вообщем говоря, компилирующаяся версия здесь

что-то с первого раза файл не отправился
Прикрепленные файлы
Прикрепленный файл  JTAG_2.rar ( 135.76 килобайт ) Кол-во скачиваний: 663
 
Go to the top of the page
 
+Quote Post
ANDY_LEX
сообщение Mar 2 2005, 21:32
Сообщение #7





Группа: Новичок
Сообщений: 6
Регистрация: 23-02-05
Пользователь №: 2 850



спасибоо за полный ответ учту допущенные ошибки в будующем учитывать

есть сразу вопросы если оветите буду очень благодарен
сразу прошу извенить меня за глупые вопросы сделайте скидку что с плисками я столкнулся впервые но есть огромное желание работать с ними на ты
1 что значит :по человечески отформатировать VHDL-код

в Vhdl имеет значение отступы и заглавные или строчные символы ?

2 я понял что сигналы : TDO,TDI,TMS,TCK В ПРОЕКТАХ ИСПОЛЬЗОВАТЬ НЕЛЬЗЯ
ТАК
Go to the top of the page
 
+Quote Post
vetal
сообщение Mar 3 2005, 08:04
Сообщение #8


Гуру
******

Группа: Модераторы
Сообщений: 2 095
Регистрация: 27-08-04
Из: Россия, СПб
Пользователь №: 553



По человечески отформатировать - это писать так, что бы человеку было удобно потом его читать. Машине все равно хоть "ВоТ тАк".
Go to the top of the page
 
+Quote Post
PraNkiSh
сообщение Mar 3 2005, 23:24
Сообщение #9


Частый гость
**

Группа: Свой
Сообщений: 120
Регистрация: 25-02-05
Из: Москва
Пользователь №: 2 889



народ, поглядите внимательно прошивку перед тем как шить. я год назад внимательно изучал эту статью и что-то у меня в памяти отложилось что там толи чего-то нехватает, толи еще какая-то хрень ....
Go to the top of the page
 
+Quote Post
ANDY_LEX
сообщение Mar 4 2005, 21:32
Сообщение #10





Группа: Новичок
Сообщений: 6
Регистрация: 23-02-05
Пользователь №: 2 850



Цитата(PraNkiSh @ Mar 4 2005, 02:24)
народ, поглядите внимательно прошивку перед тем как шить. я год назад внимательно изучал эту статью и что-то у меня в памяти отложилось что там толи чего-то нехватает, толи еще какая-то хрень ....
*

точно точно выходы не описаны и не назначены вот сейчас пытаюссь
что получится выложу
Go to the top of the page
 
+Quote Post
Гяук
сообщение Mar 5 2005, 10:11
Сообщение #11


Местный
***

Группа: Свой
Сообщений: 213
Регистрация: 6-12-04
Из: г. Таганрог
Пользователь №: 1 346



Интересно, а хоть у кого-нибудь это мрачное чудовище заработало?
Чесно говоря согласен с мнением M_A , что "Лучше буду работать с несколькими элементарно собранными для каждого производителя. Тогда хоть при сбоях в прошивке отпадает вариант, что дело в кабеле."
Go to the top of the page
 
+Quote Post
min
сообщение Sep 12 2005, 10:00
Сообщение #12





Группа: Новичок
Сообщений: 11
Регистрация: 30-08-05
Пользователь №: 8 073



Так кто нибудь собрал этот универсальный кабель?
Go to the top of the page
 
+Quote Post
Dimonira
сообщение Sep 12 2005, 12:28
Сообщение #13


Местный
***

Группа: Свой
Сообщений: 405
Регистрация: 4-10-04
Пользователь №: 777



В проекте непонятно какая связь между ножками IO01...IO10 и сигналами в исходняке CableType[3..0], TMS, TClk, TDI, RST.
Налицо явное несоответствие как по наименованиям сигналов, так и их количеству. В схеме помимо сигналов LPTxx есть ещё 13-ть сигналов, а в проекте их только 4+7 = 11. Так что надо разбираться.

Я так думаю, что автор решил с одной стороны срубить денег за статью, а с другой стороны написал статью так, чтобы девайс было просто так не повторить. Видимо, чтобы свой девайс только самому продавать. Типа чтобы отсечь "лохов" и халяву.
Так многие "писатели" поступают.
Так что фраза в конце статьи "Следует только не забыть правильно расставить сигналы по выводам микросхемы" выглядит скорее издёвкой, чем рекомендацией. Правильно понимать эту фразу надо так: "посмотрели как я сделал? принцип понятен? теперь разработайте и сделайте свой вариант сами!".

Так что проще самому сделать, но... лень.
Go to the top of the page
 
+Quote Post
NickS
сообщение Sep 12 2005, 19:17
Сообщение #14


Частый гость
**

Группа: Свой
Сообщений: 101
Регистрация: 4-09-04
Пользователь №: 603



У нас есть аналогичная своя разработка.
Только еще и выбор типа "кабеля" запоминается в энергонезависимой памяти,
и есть индикатор выбора и выбор перебирается кнопочкой.
Go to the top of the page
 
+Quote Post
min
сообщение Sep 20 2005, 08:50
Сообщение #15





Группа: Новичок
Сообщений: 11
Регистрация: 30-08-05
Пользователь №: 8 073



А кто нибудь дописывал для существующего варианта?
Сейчас со временем не очень,позже допишу и выложу.
Go to the top of the page
 
+Quote Post

6 страниц V   1 2 3 > » 
Reply to this topicStart new topic
4 чел. читают эту тему (гостей: 4, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 20:20
Рейтинг@Mail.ru


Страница сгенерированна за 0.01517 секунд с 7
ELECTRONIX ©2004-2016