реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> непрерывная передача по SPI, как победить паузу в 2 клока между байтами??
_pv
сообщение Apr 4 2007, 08:27
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 563
Регистрация: 8-04-05
Из: Nsk
Пользователь №: 3 954



при непрерывной передаче

Код
while(1){
  while(!IFG1_bit.UTXIFG0);
  U0TXBUF=0xAA;
}


в мастер SPI режиме между байтами есть пауза на 2 клока.
можно ли от неё как-нибудь избавится?
Go to the top of the page
 
+Quote Post
rumit2000
сообщение Apr 4 2007, 09:33
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 175
Регистрация: 16-03-07
Из: Москва
Пользователь №: 26 228



Цитата(_pv @ Apr 4 2007, 09:27) *
при непрерывной передаче

Код
while(1){
  while(!IFG1_bit.UTXIFG0);
  U0TXBUF=0xAA;
}


в мастер SPI режиме между байтами есть пауза на 2 клока.
можно ли от неё как-нибудь избавится?


Вполне вероятно, что пауза объясняется тем,что как только передача закончина - флаг выставляется не сразу, а через какое-то время (по крайней мере если попытаться по этому флагу дёргать портом - то задержка как раз на 1,5 такта (конечно надо не забывать о задержке на дёрганье портом)), плюс к тому необходимо время на обработку вайла... (посмотрите дизасемблер - что там накомпелировалось)... считаю, что уменьшить паузу можно, реализовав это на асме.


--------------------
Быстро, Дёшево, Качественно-выбери любые 2 пункта
Go to the top of the page
 
+Quote Post
rezident
сообщение Apr 4 2007, 13:21
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 10 920
Регистрация: 5-04-05
Пользователь №: 3 882



Цитата(_pv @ Apr 4 2007, 11:27) *
в мастер SPI режиме между байтами есть пауза на 2 клока.
можно ли от неё как-нибудь избавится?

Пауза в 2 клока чьих? Входного для модуля SPI клока или клока самого SPI (UCLK)? Попробуйте снизить частоту тактирования SPI в десять (ну или в восемь) раз. Что-то изменится? Если да, то значит тормозит ваш цикл опроса флага.
Go to the top of the page
 
+Quote Post
_pv
сообщение Apr 9 2007, 10:36
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 2 563
Регистрация: 8-04-05
Из: Nsk
Пользователь №: 3 954



Цитата(rezident @ Apr 4 2007, 17:21) *
Пауза в 2 клока чьих? Входного для модуля SPI клока или клока самого SPI (UCLK)? Попробуйте снизить частоту тактирования SPI в десять (ну или в восемь) раз. Что-то изменится? Если да, то значит тормозит ваш цикл опроса флага.


пауза в два клока spi UCLK.

опрашивается флаг незанятости U0TXBUF.
этот флаг выставляется при переносе данных из U0TXBUF в сдвиговый регистр spi.
т.е. опрос этого флага затормозить передачу никак не может.
Go to the top of the page
 
+Quote Post
kernel32ddl
сообщение May 11 2007, 05:40
Сообщение #5


Участник
*

Группа: Свой
Сообщений: 44
Регистрация: 20-02-06
Из: Penza
Пользователь №: 14 526



Вот-вот столкнулся с тойжей проблемой задержкой UCLK. И какое-то решение естьпротив этого.
Go to the top of the page
 
+Quote Post
NoName
сообщение Jul 26 2007, 10:21
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 36
Регистрация: 4-03-05
Из: Киев
Пользователь №: 3 078



формировать передачу вручную %). WHILE(!IFG1_bit.UTXIFG0) в теле программы навевает скорбные воспоминания %)
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 16th June 2025 - 19:52
Рейтинг@Mail.ru


Страница сгенерированна за 0.01382 секунд с 7
ELECTRONIX ©2004-2016