реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> LPC2148 и версия кристалла
KostyanPro
сообщение Apr 14 2007, 13:03
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 30-01-07
Из: Minsk
Пользователь №: 24 870



День добрый.

Имеем следующий чип :
Код
LPC2148FBD64
S60653.1     01
ZPG0541 - Y

На нем работает как сам модуль SPI0 (в режиме master) так и можно подергать GPIO на тех же ногах.

Далее -- чип
Код
LPC2148FBD64
SE7305.1     10
ZPG0645A


Не работает как сам SPI0 так и GPIO на тех же портах !!! Хотя SSP (и другая перефирия ) функционирует нормально.

Для теста использовалась одна и та же прошивка . Компилятор CARM.

В чем траблы ???
Go to the top of the page
 
+Quote Post
zltigo
сообщение Apr 14 2007, 13:16
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 13 372
Регистрация: 27-11-04
Из: Riga, Latvia
Пользователь №: 1 244



Цитата(KostyanPro @ Apr 14 2007, 12:03) *
В чем траблы ???

Задали-бы Вы этот вопрос в техподдержку NXP. Там все вполне оперативно и доброжелательно происходит.


--------------------
Feci, quod potui, faciant meliora potentes
Go to the top of the page
 
+Quote Post
KostyanPro
сообщение Apr 23 2007, 17:26
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 30-01-07
Из: Minsk
Пользователь №: 24 870



Цитата(zltigo @ Apr 14 2007, 13:16) *
Там все вполне оперативно и доброжелательно происходит.

К сожалению в нашем случае это оказалось не так . sad.gif Посмотрите пожалуйста на дату создания темы и дату этого поста.

Поэтому продолжаю искать истину здесь.
Кто нибудь из форумчан встречал такой баг в данном чипе ?
Go to the top of the page
 
+Quote Post
etoja
сообщение Apr 24 2007, 08:51
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 121
Регистрация: 14-01-05
Из: Москва
Пользователь №: 1 952



1. Тактовые частоты не превышены?
2. Если используете 5v периферию, то при включении питания напряжение 5v должно появляться позже напряжений 3.3v/1.8v .
Go to the top of the page
 
+Quote Post
KostyanPro
сообщение May 22 2007, 06:31
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 30-01-07
Из: Minsk
Пользователь №: 24 870



Заработало !!! smile.gif

Методом шаманства удалось определить , что pull-down на p0.31 был всему причиной.

Теперь вопрос , при чем он тут ???

В доке есть лишь следующая строка.
Код
Note: This pin MUST NOT be externally pulled LOW when RESET pin is
LOW or the JTAG port will be disabled.
(стр 72 Rev 01)
Go to the top of the page
 
+Quote Post
GetSmart
сообщение May 22 2007, 08:32
Сообщение #6


.
******

Группа: Участник
Сообщений: 4 005
Регистрация: 3-05-06
Из: Россия
Пользователь №: 16 753



Почитайте последние ерраты на NXP.COM и ещё темы на ихнем форуме. Там подобный баг уже рассматривался.


--------------------
Заблуждаться - Ваше законное право :-)
Go to the top of the page
 
+Quote Post
KostyanPro
сообщение May 22 2007, 09:29
Сообщение #7


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 30-01-07
Из: Minsk
Пользователь №: 24 870



Цитата(GetSmart @ May 22 2007, 11:32) *
Почитайте последние ерраты на NXP.COM и ещё темы на ихнем форуме. Там подобный баг уже рассматривался.

Не раз уже писали на nxp c просьбой прислать последную ревизию datasheet и errata sheet -- указывают всегда на свой сайт 01.gif

Будте добры , назовите версию errata и укажите ссылку на ихний форум , где обьяснен подобный баг (так как есть подобная проблема еще и с fifo).
Go to the top of the page
 
+Quote Post
zltigo
сообщение May 22 2007, 09:40
Сообщение #8


Гуру
******

Группа: Свой
Сообщений: 13 372
Регистрация: 27-11-04
Из: Riga, Latvia
Пользователь №: 1 244



Цитата(KostyanPro @ May 22 2007, 12:29) *
Будте добры , назовите версию errata

В любой, сколько их помню:
"Port pin P0.31 must not be driven low during reset. If low on reset the device behaviour is undetermined."
Цитата
укажите ссылку на ихний форум

Поиск по 'ихнему' форуму работает: http://forums.nxp.com/viewtopic.php?p=1124...6d79f5c0b3133ef


--------------------
Feci, quod potui, faciant meliora potentes
Go to the top of the page
 
+Quote Post
GetSmart
сообщение May 22 2007, 09:51
Сообщение #9


.
******

Группа: Участник
Сообщений: 4 005
Регистрация: 3-05-06
Из: Россия
Пользователь №: 16 753



Цитата(zltigo)
В любой, сколько их помню:
"Port pin P0.31 must not be driven low during reset. If low on reset the device behaviour is undetermined."

Не, в самой первой было только про JTAG. Я тоже думал что если мне JTAG не нужен я могу этот пин по-своему использовать, то бишь подтягивать куда хочу. Но видно он является каким-то системным пином с недокументированными возможностями (не зря он отличается от других пинов) и разработчики так намудрили в схемотехнике кристалла, что сами до сих пор не знают на что конкретно он может повлиять smile.gif


--------------------
Заблуждаться - Ваше законное право :-)
Go to the top of the page
 
+Quote Post
KostyanPro
сообщение May 22 2007, 10:27
Сообщение #10


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 30-01-07
Из: Minsk
Пользователь №: 24 870



Благодарю.
Не досмотрели sad.gif
Тему думаю можно считать закрытой.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 20:54
Рейтинг@Mail.ru


Страница сгенерированна за 0.01427 секунд с 7
ELECTRONIX ©2004-2016