|
|
  |
MG Expedition ликбез ... |
|
|
|
Aug 31 2007, 08:20
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(3.14 @ Aug 31 2007, 01:00)  Полный "алес" ... По ходу работы в проекте стал глючить CES (впрочем, как всегда), но в последствии случилось так, что проект DV вообще "обнулился" - т.е. в самом проекте похерились все проектные файлы. Прикрепил заново старую схему, упаковщик теперь ругается " Packager does not support this schematic type.", хотя компилятор работает нормально. Expedition при запуске выдает сообщение:[attachment=13335:attachment] кнопки анотаций не доступны ... Если пробовать проводить анотацию из Project integration окна, ругается на отсутствие CDB нетлитса (или ошибка в нетлисте)  По поводу аннотации: http://www.megratec.ru/forum/1/?theme=2411&По поводу схемы не знаю (не встречал), надо смотреть. Один раз было от пользователя "Unexpected file format" - пришлось пересылать на ментор - через пару дней прислали исправленный, но как исправляли, к сожалению не рассказывают  . Попробуйте создать новый проект и в него скопировать схему. Если заработает в нем, то далее можно и плату в него перенести.
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Sep 17 2007, 11:16
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(cioma @ Sep 16 2007, 21:17)  Вопрос по pin mapping по part editor для больших part. Есть таблица в Excel, в которой прописано соответствие logical pin и physical pin. Как, скопировав ячейки из Excel, вставить их в таблицу pin mapping? Простой copy\paste выдает ошибку "PbdEditor: The information cannot be pasted because the copy area and the paste area do not contain the same number of entries". Это происходит даже ести я пытаюсь скопировать одну ячейку. Проще сделать через FSP (Fractured Symbol Partitioner). Например: В LM вызываем Symbol Editor. В нем Tools>Fractured_Symbols>Create_new_part Внутри FSP загружаем из Excell список пинов с номерами. Далее можем сконфигурировать (распределить пины по символу) или один символ (fracture) или несколько. При сохранении\генерировании получим и символы для DC\DV и PDB (с этими символами), которые потом нужно только импортировать в LM.
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Sep 17 2007, 12:18
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(cioma @ Sep 17 2007, 15:25)  А для DxDesigner это тоже работает?
В общем-то я для себя нашел "обходной путь". Один большой компонент набил вручную, экспортировал в ASCII, проверил распиновку. А в будущем этот ASCII-шаблон могу использовать для других Part. Для DxD есть разные варианты: Например: - создаем временный (т.е. для генерации компонентов) проект с подключением к ExpeditionPCB через netlist (т.е. не CDB) - в этом случае DxD при генерации нетлиста создаст PDB.hkp для всех компонентов на схеме (который и импортируем в LM) - символы для схемы можно делать разными способами: 1) через Symbol_Wizard - копируя имена и номера из Excel в таблицу пинов 2) поставив AATK имеем два генератора символов из Excel
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Sep 19 2007, 12:33
|

Частый гость
 
Группа: Свой
Сообщений: 153
Регистрация: 8-11-05
Из: Москва
Пользователь №: 10 605

|
Цитата(fill @ Sep 19 2007, 15:51)  Можно разделить области с помощью Route_Obstruct. Т.е. рисуем линию запрета трассировки на границе между областями - соответственно трассы не смогут ее перейти. Спасибо большое. То есть провести границу "внутри" "смешанных" микросхем предлагается... возможно получится. А если не дай бог перемешаня цифровые и аналоговые ножки у микросхемы (обычно так не бывает, но...). Но странно что нет такой штатной возможности - мало ли почему я хочу указать где могут (геометрически) проходить определенные цепи в виде областей.
|
|
|
|
|
Sep 20 2007, 11:54
|
Участник

Группа: Свой
Сообщений: 66
Регистрация: 12-09-05
Пользователь №: 8 501

|
Используйте Route Fense - это область внутри которой осуществляется разводка интересующих вас Netlines
|
|
|
|
|
Sep 27 2007, 11:43
|
Частый гость
 
Группа: Свой
Сообщений: 162
Регистрация: 22-12-06
Из: Москва
Пользователь №: 23 793

|
Цитата(nxn @ Sep 27 2007, 14:47)  Возникла проблема. Нужно разделить информацию для сборки (графику) на SMD монтаж и монтаж в отв. Как это сделать? Ничего не приходит в голову. Использовать варианты не хочется. Например создать 2 пользовательских слоя на уровне библиотеки. Создать копию контура Assembly на пользовательских слоях соответственно для выводных и планарных компонентов.
|
|
|
|
|
Oct 1 2007, 08:57
|
Частый гость
 
Группа: Свой
Сообщений: 132
Регистрация: 24-06-04
Пользователь №: 160

|
Цитата Output>Mask_Generator - создать доп. слои на основе выбора данных с конкретных элементов\слоев (Pad/Cell Filter). Спасибо, получилось. Цитата Например создать 2 пользовательских слоя на уровне библиотеки. Создать копию контура Assembly на пользовательских слоях соответственно для выводных и планарных компонентов. Создать 2 слоя было бы проще, но вонникнут проблемы при установке компонентов на верхн. и нижнюю стороны платы.
|
|
|
|
|
  |
892 чел. читают эту тему (гостей: 892, скрытых пользователей: 0)
Пользователей: 0
|
|
|