реклама на сайте
подробности

 
 
> SPARTAN3 - DDR2, Вопросы по BUS TERMINATION и др.
Al Jumper
сообщение Oct 22 2007, 06:35
Сообщение #1


Участник
*

Группа: Свой
Сообщений: 74
Регистрация: 16-10-04
Из: Москва
Пользователь №: 889



Всем доброго времени суток.
Разрабатываю систему, содержащую 3S2000-FG676 и 8 GB DDR2 (4 DIMM'а).
DRR2 работает на частоте 100 МГц.
Имеется ряд вопрсов:
1. Реально ли вообще заставить устойчиво работать такую систему, при устовии, что все DIMM'ы включены в параллель, или придется их разделять хотя бы на 2 группы по 2 шт?
2. Как лучше реализовать BUS TERMINATION - использовать ли On Die Termination в чипах DDR2 и DCI в сартане или лучше поставить резисторы? Посмотрел у XILINX описание SPARTAN 3A devkit'а с DDR2 чипом на борту - они применяют ODT в DDR2 и резисторы на шине, посаженные на 0.9 В. Что то мне так делать не хочется, уж очень много резисторов надо, да и поставить их рядом с FPGA проблематично. Может все же можно задействовать DCI, но тогда какую схему правильнее применить?
3. Надо ли при такой частоте выравнивать дорожки на плате по длине и какие именно?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 00:15
Рейтинг@Mail.ru


Страница сгенерированна за 0.01347 секунд с 7
ELECTRONIX ©2004-2016