Всем доброго времени суток. Разрабатываю систему, содержащую 3S2000-FG676 и 8 GB DDR2 (4 DIMM'а). DRR2 работает на частоте 100 МГц. Имеется ряд вопрсов: 1. Реально ли вообще заставить устойчиво работать такую систему, при устовии, что все DIMM'ы включены в параллель, или придется их разделять хотя бы на 2 группы по 2 шт? 2. Как лучше реализовать BUS TERMINATION - использовать ли On Die Termination в чипах DDR2 и DCI в сартане или лучше поставить резисторы? Посмотрел у XILINX описание SPARTAN 3A devkit'а с DDR2 чипом на борту - они применяют ODT в DDR2 и резисторы на шине, посаженные на 0.9 В. Что то мне так делать не хочется, уж очень много резисторов надо, да и поставить их рядом с FPGA проблематично. Может все же можно задействовать DCI, но тогда какую схему правильнее применить? 3. Надо ли при такой частоте выравнивать дорожки на плате по длине и какие именно?
|