реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Как избежать оптимизации кода в Sinplify, Нужно оставить логику упраздняемую синтезатором
Саша Z
сообщение May 5 2008, 08:08
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 921
Регистрация: 6-04-07
Из: Israel
Пользователь №: 26 822



Так получилось что нужно использовать несколько gates в целях задержки сигнала (знаю, не здоровая ситуация, но в данном случае в качестве "спасательного круга"...). В коде задал несколько инверторов, но при попытке получения файла тайминга - пишет что дизайн не имеет сигналов. Видимо интертовы (из четное кол-во) упраздняются синтезатором (оптимизирует) и тогда действительно функционально получается постоянный 0.

Вопрос какая директива в коде скажет синтезатору (Sinplify) не оптимизировать код ?

Я пока только начинаю "втыкаться" в contraints - проблемку нужно решить уже...

Заранее благодарен.
Go to the top of the page
 
+Quote Post
andrew_b
сообщение May 5 2008, 08:09
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 975
Регистрация: 30-12-04
Из: Воронеж
Пользователь №: 1 757



Цитата(Саша Z @ May 5 2008, 11:08) *
Вопрос какая директива в коде скажет синтезатору (Sinplify) не оптимизировать код ?
syn_keep.
Go to the top of the page
 
+Quote Post
ClockworkOrange
сообщение May 5 2008, 08:42
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 337
Регистрация: 17-05-07
Пользователь №: 27 784



а не проще ли просто законстрейнить нужную задержку?? а там уж пусть синтезатор разбирается.

set_max_delay/set_min_delay


--------------------
Чтoбы yзнaть, кaкaя дopoгa впepeди, cпpocи тex, ктo пo нeй вoзвpaщaeтcя ©
Go to the top of the page
 
+Quote Post
Саша Z
сообщение May 5 2008, 08:59
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 921
Регистрация: 6-04-07
Из: Israel
Пользователь №: 26 822



Цитата(andrew_b @ May 5 2008, 11:09) *
syn_keep.


большое спасибо.
если не затруднит - какой синтакс атрибута в сорсе VHDL ? (и где располагется по отношению к entity/architecture) ?
Сори за ламерские вопросы - позднее будет время углбиться в самообразование, сейчас - горит...
Go to the top of the page
 
+Quote Post
andrew_b
сообщение May 5 2008, 09:03
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 975
Регистрация: 30-12-04
Из: Воронеж
Пользователь №: 1 757



Цитата(Саша Z @ May 5 2008, 11:59) *
если не затруднит - какой синтакс атрибута в сорсе VHDL ? (и где располагется по отношению к entity/architecture) ?
Сори за ламерские вопросы - позднее будет время углбиться в самообразование, сейчас - горит...
И всё же... Пока вы тут вопрошаете, сами давно бы открыли доку на Synplify (reference.pdf) и сделали поиск по syn_keep.
Go to the top of the page
 
+Quote Post
sazh
сообщение May 5 2008, 09:10
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 2 435
Регистрация: 6-10-04
Из: Петербург
Пользователь №: 804



Может есть специальный примитив, задействующий ячеку для прохождения сигнала. У Альтеры например - это примитив lcell
Go to the top of the page
 
+Quote Post
vetal
сообщение May 5 2008, 09:18
Сообщение #7


Гуру
******

Группа: Модераторы
Сообщений: 2 095
Регистрация: 27-08-04
Из: Россия, СПб
Пользователь №: 553



Цитата
Может есть специальный примитив, задействующий ячеку для прохождения сигнала. У Альтеры например - это примитив lcell

У Actel с этим сложнее. Первое, что делает Designer - выкусывает инверторы и начинает делать ремапинг.
Go to the top of the page
 
+Quote Post
sazh
сообщение May 5 2008, 09:42
Сообщение #8


Гуру
******

Группа: Свой
Сообщений: 2 435
Регистрация: 6-10-04
Из: Петербург
Пользователь №: 804



Цитата(vetal @ May 5 2008, 13:18) *
У Actel с этим сложнее. Первое, что делает Designer - выкусывает инверторы и начинает делать ремапинг.


И все же. Инверторы он у всех выкусывает. Должен быть технологический прибамбас. Другое дело доступность его для пользователя.
Go to the top of the page
 
+Quote Post
Саша Z
сообщение May 5 2008, 10:43
Сообщение #9


Знающий
****

Группа: Свой
Сообщений: 921
Регистрация: 6-04-07
Из: Israel
Пользователь №: 26 822



Цитата(andrew_b @ May 5 2008, 12:03) *
И всё же... Пока вы тут вопрошаете, сами давно бы открыли доку на Synplify (reference.pdf) и сделали поиск по syn_keep.


Да, спасибо, загляну в док.
пытаюсь тут успевать на 4 фронта....выбило из мозгов как добраться до timing simulation в ISPLever...сделал netlist и sdf файлы, но все-равно кликая на мой testbench дает только functional simulation..

заглянул с док, нашел syn_keep с примером на VHDLе - спасибо. Уже внес в свой код.
Теперь осталось понять как добраться до timing simulation (place&route прошло, сгенерировал netlist и sdf файлы, но все-равно пока дает только functional simulation)...
.
.
.
OK, нашел - по ошибке прособачил testbench к гланвому сорсу вместо чипа. Сейчас просвоил его чипу - timing simulation - появилась.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 6th July 2025 - 23:49
Рейтинг@Mail.ru


Страница сгенерированна за 0.09292 секунд с 7
ELECTRONIX ©2004-2016