|
|
  |
MG Expedition ликбез ... |
|
|
|
Jun 16 2008, 09:33
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(romanp @ Jun 11 2008, 13:13)  Спасибо за подсказку, Речь идёт о вырезке внутри платы. Поэтому все три атрибута Contour,Placement_Obstruct, Routing_Obstruct релевантны.
По Flex board, Там плата Flex-Rigid. Rigid часть - 8 слоёв, Flex часть 4 слоя, двумя кабелями с воздушной прослойкой.
В PCADe до этого сделал 2е версии этой платы. Теперь замахнулся сделать 3-ю версию на Менторе. Опыта всего 1а плата. И то не закончена ещё на 100%. Чтобы быстро понять суть вопроса: Для начала опишите как вы их делали в PCAD и будет понятно, что и как можно сделать в Exp. Также сформулируйте в чем видите основные трудности?
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Jun 16 2008, 09:36
|
Частый гость
 
Группа: Свой
Сообщений: 82
Регистрация: 15-10-05
Из: Хайфы
Пользователь №: 9 689

|
Цитата(Roman53 @ Jun 16 2008, 09:22)  То, что Вы видите во внутренних(!?) слоях ,это тестпойнты, которые имеют своё отражение в Display Control, a именно - в закладке layers в группе pads есть test points- top и testpoints-bottom. Если Вы даже убрали из Setup Parameters testpoints, то это не значит, чо уже поставленные на плату тестпойнты исчезнут, просто программа не позволит их устанавливать дальше, а имеющиеся уже надо удалить ручками Но они же у меня в нетлисте. Что удалить что бы поставить заново?
|
|
|
|
|
Jun 16 2008, 09:51
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(romanp @ Jun 12 2008, 21:29)  Вы скажете, что нужно поменять установку в CISe. Но я этого не делаю, потому что при минимальном изменении netlisта из Orcada произойдёт изменение и имени данного соединения. А старое имя уйдёт к другому соединению, которому не нужно изменение толщины проводника. Другой сценарий. Мне нужно выйти из ножки микросхемы с толщиной проводника не больше толщины (диаметра) ножки или бола. Скажем ножка 12 миль, а проводник относится к классу power(15-20-25).
Как работают в подобных ситуациях? По идее процесс прямой\обратной аннотации через OrCAD_Capture_IF должен исключать проблемы изменения имен (к сожалению самому проверить пока не представляется возможным). В конце концов можно же такие цепи принудительно назвать и тогда они и в CES останутся неизменными. А вообще гипотетически рассматривать всегда трудно. Дайте конкретный пример, будет проще дать ответ. Цитата(romanp @ Jun 11 2008, 15:35)  Готовлю плату к выпуску. Не могу найти как сделать таблицу с текстом ТЗ. Нужны также таблицы layer stackup и via stackup.
Помогите найти это в MG.
Может есть какие-то утилиты для этого. Пока, то что я нашёл - это импорт через DXF. Разве это удобно для работы? Есть спец. тип CELL - Drawing нарисуйте таблицу и вставьте текст, рисунки. Потом разместите на плате. Или сразу на плате рисуйте - в пользовательских слоях. В 2007 есть спец. редактор Drawing_Editor, одна из функций встроенных в него - генерация cross-sectional layer stackup.
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Jun 16 2008, 11:50
|
Местный
  
Группа: Свой
Сообщений: 238
Регистрация: 19-03-07
Из: Israel
Пользователь №: 26 306

|
Цитата(romanp @ Jun 16 2008, 12:36)  Но они же у меня в нетлисте. Что удалить что бы поставить заново? Пардон, не понял, зачем тестпойнты в нетлисте?
|
|
|
|
|
Jun 16 2008, 12:48
|
Частый гость
 
Группа: Свой
Сообщений: 82
Регистрация: 15-10-05
Из: Хайфы
Пользователь №: 9 689

|
Цитата(Roman53 @ Jun 16 2008, 14:50)  Пардон, не понял, зачем тестпойнты в нетлисте? Так повелось встарь, что test points стоят в схеме и привязанны к netlist-у. Так многие делают и я не единственный. Цитата(fill @ Jun 16 2008, 12:33)  Чтобы быстро понять суть вопроса: Для начала опишите как вы их делали в PCAD и будет понятно, что и как можно сделать в Exp. Также сформулируйте в чем видите основные трудности? В ПКАДе можно делать всё что угодно. Нет никаких строгих запретов. В Менторе как я опишу что часть платы имеет 8 слоёв, часть - 4. А 4 слоя они внутри разделены на 2 гибкие ленты. Я послал Вам проект на ПКАДе.
|
|
|
|
|
Jun 16 2008, 13:07
|
Местный
  
Группа: Свой
Сообщений: 238
Регистрация: 19-03-07
Из: Israel
Пользователь №: 26 306

|
Цитата(romanp @ Jun 16 2008, 15:48)  Так повелось встарь, что test points стоят в схеме и привязанны к netlist-у. Так многие делают и я не единственный. В ПКАДе можно делать всё что угодно. Нет никаких строгих запретов. В Менторе как я опишу что часть платы имеет 8 слоёв, часть - 4. А 4 слоя они внутри разделены на 2 гибкие ленты. Я послал Вам проект на ПКАДе. А для чего же тогда Automatic Testpoint Assigment? Этот модуль выдает вам полный список всех нетов, а вы выбираете, куда и сколько тестпойнтов поставить на каждый нет. Кроме того, часто случается, что из-за отсутствия места, невозможно поставить некоторые тестпойнты, и тогда вы в этом модуле можете просто убрать их из списка, чтобы не кричало DRC. Причем, тестпойнты устанавливаются автоматически, а если нет, то можно и вручную.
|
|
|
|
|
Jun 16 2008, 14:58
|
Частый гость
 
Группа: Свой
Сообщений: 82
Регистрация: 15-10-05
Из: Хайфы
Пользователь №: 9 689

|
Цитата(Roman53 @ Jun 16 2008, 16:07)  А для чего же тогда Automatic Testpoint Assigment? Этот модуль выдает вам полный список всех нетов, а вы выбираете, куда и сколько тестпойнтов поставить на каждый нет. Кроме того, часто случается, что из-за отсутствия места, невозможно поставить некоторые тестпойнты, и тогда вы в этом модуле можете просто убрать их из списка, чтобы не кричало DRC. Причем, тестпойнты устанавливаются автоматически, а если нет, то можно и вручную. Понимамете, я с Вами абсолютно согласен. Вопрос сейчас - как сделать чтобы эти ТП не светились в других слоях и так что бы они остались как компоненты на плате.
|
|
|
|
|
Jun 16 2008, 15:03
|
Местный
  
Группа: Свой
Сообщений: 238
Регистрация: 19-03-07
Из: Israel
Пользователь №: 26 306

|
Цитата(romanp @ Jun 16 2008, 17:58)  Понимамете, я с Вами абсолютно согласен. Вопрос сейчас - как сделать чтобы эти ТП не светились в других слоях и так что бы они остались как компоненты на плате. Просто отключите их в Display Control
|
|
|
|
|
Jun 16 2008, 15:27
|
Частый гость
 
Группа: Свой
Сообщений: 82
Регистрация: 15-10-05
Из: Хайфы
Пользователь №: 9 689

|
Цитата(Roman53 @ Jun 16 2008, 18:03)  Просто отключите их в Display Control Если я это делаю, то на плате остаётся дырка от SMD test point. Только fanout торчит.
|
|
|
|
|
Jun 17 2008, 04:59
|
Местный
  
Группа: Свой
Сообщений: 238
Регистрация: 19-03-07
Из: Israel
Пользователь №: 26 306

|
Цитата(romanp @ Jun 16 2008, 18:27)  Если я это делаю, то на плате остаётся дырка от SMD test point. Только fanout торчит. Ну и что? Ведь что такое - тестпойнты? Это металлизированные пэды на топ или боттом, освобожденные от солдер маски и без пасты, к которым подходит матрица из иголок. Поэтому Вы и не можете ничего видеть на внутренних слоях, ведь тестпойнт обычно строится, как smd pad. Хотя, конечно, по просьбе трудяшихся, можно использовать и другие пэдстэки. А дырка от тестпойнта может быть видна только на внешнем слое, верно?
|
|
|
|
|
Jun 19 2008, 14:04
|

Частый гость
 
Группа: Свой
Сообщений: 159
Регистрация: 6-09-06
Из: Зеленоград
Пользователь №: 20 129

|
Цитата(cioma @ Jun 19 2008, 17:31)  нет, soldermask - негативный слой, фигуры в нем соответствуют освобождению в маске наверное правильным будет для top и bottom soldermask выбрать "No Pad" Почему? Ну я и сделаю освобождение в маске - только размером не с весь pad переходного отверстия, а только размером с его hole. Получится, что контатная площадка вокруг переходного отверстия будет закрыта. Это неправильно?
|
|
|
|
|
  |
3568 чел. читают эту тему (гостей: 3568, скрытых пользователей: 0)
Пользователей: 0
|
|
|