реклама на сайте
подробности

 
 
> UART в меге48
XRayMan
сообщение Feb 3 2009, 15:27
Сообщение #1





Группа: Новичок
Сообщений: 3
Регистрация: 3-02-09
Пользователь №: 44 345



Интересует вопрос такого плана. Можно ли одновременно в формате кадра выставить 9 бит данных и контроль четности? Когда ставлю 9 бит данных, пропадает бит четности, когда ставлю 8 бит - четность появляется. Проверяю пока на VMLAB 3.14. Это врет ВМЛАБ или как?
Пишу на C в среде CodeVisionAVR 1.24.8.

Инициализация UART
Код
UCSR0A=0x00;
UCSR0C=0b00101110; // асинхронный, even parity, 2 stop, 9 data, rising edge
UBRR0H=0x00;
UBRR0L=0x07;
UCSR0B=0b00001100; // TXen, 9 data


Посылка данных, для наглядности в VMLAB, посылаю 0
Код
while(1)
{
UCSR0B&=0xFE; // старший бит данных - 0
UDR0=0; // данные 0
while(!(UCSR0A&0x20)){}
}


Сообщение отредактировал XRayMan - Feb 3 2009, 15:29
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 08:42
Рейтинг@Mail.ru


Страница сгенерированна за 0.0143 секунд с 7
ELECTRONIX ©2004-2016