реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Как сбросить FPGA, нужно сделать мастер ресет coolrunner2
MaFIA
сообщение Feb 10 2009, 15:49
Сообщение #1


Участник
*

Группа: Свой
Сообщений: 30
Регистрация: 10-03-05
Из: Москва
Пользователь №: 3 213



Добрый день, господа.
Возникла небольшая проблема с моим проектом, которая заключается в том, что нужно по внешнему событию (сигналу) полностью переинициализировать FPGA. То есть выполнить мастер ресет. Полазив по интернету и данному форуму не нашел красивого и изящного решения. Дергать питание микросхемы считаю неправильным. Возможно, кто-то уже сталкивался с подобной проблемой и знает решение. Перелопачивать весь проект и подписывать к каждому триггеру сигнал ресет тоже не очень хочется.
Go to the top of the page
 
+Quote Post
Methane
сообщение Feb 10 2009, 15:56
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 615
Регистрация: 12-01-09
Из: США, Главное разведовательное управление
Пользователь №: 43 230



Цитата(MaFIA @ Feb 10 2009, 17:49) *
Добрый день, господа.
Возникла небольшая проблема с моим проектом, которая заключается в том, что нужно по внешнему событию (сигналу) полностью переинициализировать FPGA. То есть выполнить мастер ресет. Полазив по интернету и данному форуму не нашел красивого и изящного решения. Дергать питание микросхемы считаю неправильным. Возможно, кто-то уже сталкивался с подобной проблемой и знает решение. Перелопачивать весь проект и подписывать к каждому триггеру сигнал ресет тоже не очень хочется.

А откуда FPGA грузится?
Go to the top of the page
 
+Quote Post
MaFIA
сообщение Feb 10 2009, 21:03
Сообщение #3


Участник
*

Группа: Свой
Сообщений: 30
Регистрация: 10-03-05
Из: Москва
Пользователь №: 3 213



Цитата(Methane @ Feb 10 2009, 18:56) *
А откуда FPGA грузится?

Сама из себя. Прошивается через JTAG и дальше живет свой собственной жизнью.
Go to the top of the page
 
+Quote Post
iosifk
сообщение Feb 11 2009, 05:56
Сообщение #4


Гуру
******

Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369



Цитата(MaFIA @ Feb 10 2009, 18:49) *
Перелопачивать весь проект и подписывать к каждому триггеру сигнал ресет тоже не очень хочется.

А что тут принципиально сложного?
К примеру, в любом микроконтроллере есть сторожевой таймер. Это норма. А у Вас начинка сбиться "права не имеет"???
и не забудьте сделать синхронизацию входного сигнала пот тактовую частоту проекта. Иначе дело неизвестно как будет работать...
Удачи!


--------------------
www.iosifk.narod.ru
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Feb 11 2009, 08:28
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(MaFIA @ Feb 10 2009, 18:49) *
Полазив по интернету и данному форуму не нашел красивого и изящного решения. Дергать питание микросхемы считаю неправильным. Возможно, кто-то уже сталкивался с подобной проблемой и знает решение. Перелопачивать весь проект и подписывать к каждому триггеру сигнал ресет тоже не очень хочется.

Передернуть питание - вполне нормальное решение, если оно по скорости устраивает. Потому что ресет на триггерах исполнится за несколько наносекунд, а power cycle - за несколько миллисекунд. Если не хочется к каждому триггеру тянуть ресет - посмотрите GSR.
Go to the top of the page
 
+Quote Post
XVR
сообщение Feb 11 2009, 08:30
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 3 123
Регистрация: 7-04-07
Из: Химки
Пользователь №: 26 847



Во первых - coolrunner2 это не FPGA а CPLD.
Во вторых у нее есть цепь GSR, которая как раз и предназначенна для сброса кристалла. А вот как ее подвязать в ISE не знаю, не было необходимости sad.gif
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 16:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.01377 секунд с 7
ELECTRONIX ©2004-2016