Есть довольно типовая задачка. В DSP поступает последовательность отсчетов комплексного (I,Q) GMSK-сигнала. BT=0.5, т.е. межсимвольная интерференция невелика. Сигнал создается аналоговым ЧМ-модулятором, так что девиация имеет некоторые допуски, поэтому когерентная демодуляция затруднительна. В аналоговом виде такие сигналы принимают на обычный ЧМ-дискриминатор. Мне пока в голову приходит только простейший вариант - принятие решения 0/1 по знаку изменения фазы за битовый интервал (ну и аналогичные - типа решения по знаку векторного произведения S[k]*S[k-1]). Может быть, есть более оптимальное решение? И второй вопрос - как делать битовую синхронизацию (типа ФАПЧ, чтобы процессор не запарился)?
|