Сделали устройство на XIO2000A. На вторичном сегменте PCI запустили нашу FPGA, которая порождает поток данных порядка 170-180МВ/сек. И тут выяснился небольшой облом - на старых чипсетах пролетает все с легким свистом, чем чипсет новее, тем больше полезных данных приходится просто выбрасывать по ходу дела. Естественно, ситуация напрягла, и по этому поводу были отправлены несколько запросов в Интел. После долгой переписки выяснилось, что скорость на сегменте PCI-e на слотах, подключенных к Южному мосту "режут" специально. И чем новее чипсет, тем меньше полоса выделяется для всех "южных" слотов PCI-e. В качестве припарки больному Интел посоветовал активировать изохронный режим передачи данных по PCI-e. Быстрое изучение регистров XIO2000A обнаружило требуемые области для инициализации. Только вот ничего это не дало. Скорость так и осталась нестабильной во времени и низкой в среднем. Возникло два подозрения. Первое - неверная конфигурация регистров XIO2000A, второе - для реализации изохронной передачи необходима нативная поддержка PCI-e со стороны самой ОС. В обоих случаях нагуглить ничего не получилось.
Собственно, вопрос. Знает ли кто что-то большее по теме?
--------------------
WBR, V. Mirgorodsky
|