Цитата(bms @ Oct 10 2005, 06:14)
Правильно ли я понял, что допустимо банк 4 запитать от 3,3V, при этом я должен установить ограничительные резисторы на все сигнальные линии (рекомендации даташита)? Выйдет ли из строя FPGA если этих резисторов не будет?
Хмм насколько я понял (и реализовал в своей плате) на банки 4/5 можно подать 3.3В, но при этом 3.3.В конф. устройство (у меня это МК + даатфлеш) должно быть развязанной по уровням с 3 сигналами что сидят на банке 2.5В
Это CCLK, PROG_B, DONE. Причем вход только 1

его и нужно кинуть через резюк ом в 100, остальные это выходы, и их нужно подтянуть к 2.5В и быть уверенным что кон. устройство воспримет это безобразие как лог 1.
Ну и необходимо что бы обратный ток стабилизатор терпел