Цитата(rezident @ Mar 27 2009, 03:49)

Дык по сути это два 20-и битных реверсивных сдвиговых регистра. Подавайте данные на DL1 и clockайте CL2. Как проclockаете все 40 бит, то сформируйте сигнал для защелки CL1. Почему 40, а не 20? Потому, что, как я предполагаю, сдвиговые регистры включены последовательно и поэтому у LCD только один вход данных, а не два. Ах да, на вход M нужно подать какую-то не очень высокую частоту в пределах от нескольких сотен Гц до пары тысяч Гц.
Вродибы по схеме соеденены отак как на рисунке.
И в устройстве, с которого этот ЖКИ был вытянут, вывод DL1 и M были замкнуты.
Я делаю так как Вы написали. Выставляю данные на DL1, делаю CL2 = 1, жду 2 мкс, CL2 = 0, и так 40 раз, затем Делаю CL1 =1, жду 2 мкс, CL1 = 0, потом опять 40 раз данные и клоки. А ЖКИ ведёт себя как попало. Мигает, тухнет. общим что-то не то.
Эскизы прикрепленных изображений