|
|
  |
Генерация синхросигналов |
|
|
|
Jun 5 2009, 16:54
|
Местный
  
Группа: Свой
Сообщений: 443
Регистрация: 22-07-06
Из: Украина, г. Харьков
Пользователь №: 19 006

|
Ну, без схемы говорить о надежности трудно. Конечно лучше если схема будет полностью синхронной, но даже если Цитата выход одного тригера используется в качестве синхросигнала следующего, иногда даже проходя при этом через логику. схема вполне может надежно работать, если конечно она спроектирована с умом. Вообще говоря схема наверно интересная, так как я например не знаю как красиво сделать из 530-ти 80МГц. Или для этих сигналов допускается джиттер в пределах периода 530МГц (1,9нс)?
|
|
|
|
|
Jun 5 2009, 19:14
|
Частый гость
 
Группа: Свой
Сообщений: 195
Регистрация: 9-01-09
Из: Москва
Пользователь №: 43 085

|
Цитата(Artem_Petrik @ Jun 5 2009, 20:54)  я например не знаю как красиво сделать из 530-ти 80МГц. Или для этих сигналов допускается джиттер в пределах периода 530МГц (1,9нс)? Подразумевается ближайшая к 80 частота кратная 530, то бишь 79.5.
|
|
|
|
|
Jun 10 2009, 10:21
|
Группа: Участник
Сообщений: 8
Регистрация: 20-02-06
Пользователь №: 14 524

|
Цитата(starley @ Jun 5 2009, 19:54)  Для генерации синхросигналов наши исполнители предлагают вместо ПЛЛ использовать генерацию сигналов с использованием сигнала высокой частоты. Причем генерят они их достаточно сложно. Изначально делится сигнал высокой частоты - получается несколько сигналов более низкой, потом часть из них используется в качестве синхросигналов, часть через логику подается на входы тригеров генерирующих необходимые частоты. То есть получаются цепочки, когда выход одного тригера используется в качестве синхросигнала следующего, иногда даже проходя при этом через логику. Вот и вопрос: насколько надежна будет такая схема генерации? Способна ли она обеспечить скважность близкую к 50 на 50? Как все это будет плавать в зависимости от температуры и параметров процесса? Опорная частота 530 МГц скважность не хуже чем 60 на 40. Необходимо получить 106 МГц, 25 МГц, 80 МГц и 80 МГц со сдвигом фазы на 90. Это все должно делаться на ASIC'е? Если да, то я бы поостерегся такую частоту подавать на вход, чтобы ее потом делить. Все зависит, конечно, от технологии и реализации входных pad'ов, но мне кажется, что без изоляции по подложке (типа Buried или Tripple well) это может дать такую колбасню... Да и потребление. А дополнительный well - дополнительные деньги... Ну не знаю...
|
|
|
|
|
Jun 11 2009, 14:48
|
Гуру
     
Группа: Свой
Сообщений: 2 198
Регистрация: 23-12-04
Пользователь №: 1 640

|
Цитата(starley @ Jun 5 2009, 19:54)  Для генерации синхросигналов наши исполнители предлагают вместо ПЛЛ использовать генерацию сигналов с использованием сигнала высокой частоты. Причем генерят они их достаточно сложно. Изначально делится сигнал высокой частоты - получается несколько сигналов более низкой, потом часть из них используется в качестве синхросигналов, часть через логику подается на входы тригеров генерирующих необходимые частоты. То есть получаются цепочки, когда выход одного тригера используется в качестве синхросигнала следующего, иногда даже проходя при этом через логику. Вот и вопрос: насколько надежна будет такая схема генерации? Способна ли она обеспечить скважность близкую к 50 на 50? Как все это будет плавать в зависимости от температуры и параметров процесса? Опорная частота 530 МГц скважность не хуже чем 60 на 40. Необходимо получить 106 МГц, 25 МГц, 80 МГц и 80 МГц со сдвигом фазы на 90. ну а если на выходы всех частот с логикой и т.п. поставить триггера тактируемые 530 МГц (ну и констрейн есс-но на 530 МГц) кажется, что это упростит разводку и STA (особенно на предварительном этапе, когда тактовые деревья еще не построены и делаются некие предположения об их свойствах) хотя и без этого можно, но тогда нужно внимательно делать
|
|
|
|
|
Jun 12 2009, 16:28
|
Частый гость
 
Группа: Свой
Сообщений: 94
Регистрация: 3-11-05
Из: ARM
Пользователь №: 10 424

|
Цитата(starley @ Jun 5 2009, 23:14)  Подразумевается ближайшая к 80 частота кратная 530, то бишь 79.5. 530/79.5=6.66666666 vozmojno takoi koefficent bez PLL? Naskolko ya znayu bez PLL mojno poluchit tolko interger i 0.5*T no kak tochno poluchit 0.66666666 i esho so skvajnostyu 50%? 6.6666 = 3/20 to est umnojit na 3 potom delit na 20, eto legko mojno sdelat s pomoshu PLL u kotoroge na vxode/vixode est delitel na 20 a feedback delitel delit na 3. chto-to ne veritsya chto Vozmojno bez PLL?
--------------------
G.
|
|
|
|
|
Jun 15 2009, 09:52
|
Частый гость
 
Группа: Свой
Сообщений: 195
Регистрация: 9-01-09
Из: Москва
Пользователь №: 43 085

|
Цитата(grigorik @ Jun 12 2009, 20:28)  chto-to ne veritsya chto Vozmojno bez PLL? Виноват.  Генерируется не 79.5, а 88.3. Цитата(yes @ Jun 11 2009, 18:48)  ну а если на выходы всех частот с логикой и т.п. поставить триггера тактируемые 530 МГц (ну и констрейн есс-но на 530 МГц) Я от них именно такого решения и ожидал. Почему предпочли сделали так, как сделали, придется у авторов выяснять. Но сначала хочется выяснить проблемы, связанные с предложенной реализацией. Или убедиться в их отсутствии.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|