|
|
  |
нужен совет по реализации Asynchronous FIFO |
|
|
|
Oct 31 2005, 11:13
|
Гуру
     
Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369

|
Цитата(lutik @ Oct 31 2005, 13:40) Доброго дня уважаемым. Трабла возникла с реализацией Asynchronous FIFO, Може кто присоветует другие алгоритмы формирования флагов или ваще как-то по другому fifo это сделать а то замучился совсем. Для справки, возможно поможет. Там у них на сайте есть еще... Удачи.
--------------------
www.iosifk.narod.ru
|
|
|
|
|
Oct 31 2005, 14:16
|
Участник

Группа: Свой
Сообщений: 46
Регистрация: 27-09-04
Пользователь №: 731

|
Сравнение двух указателей в FIFO можно осуществлять на двунаправленном счетчике, но для этого необходимо события записи и чтения перевести на одну тактовую.
Тогда:
WNR = ( WR & ~RD); // только запись RNW = (~WR & RD); // только чтение EMPTY = ~noEMPTY; // флаг "FIFO пусто"
always @ (posedge WCLK) begin if (FLUSH) COUNT = 0; // очистка FIFO else case (1'b1) WNR: COUNT = COUNT + 1; RNW: COUNT = COUNT - 1; endcase end
always @ (posedge WCLK) begin if (FLUSH) noEMPTY = 0; else if ((COUNT == 0) & WNR) noEMPTY = 1; else if ((COUNT == 1) & RNW) noEMPTY = 0; end
always @ (posedge WCLK) begin if (FLUSH) FULL = 0; else if ((COUNT == (DEPTH - 1)) & WNR) FULL = 1; else if ((COUNT == (DEPTH - 0)) & RNW) FULL = 0; end
|
|
|
|
|
Oct 31 2005, 16:12
|

Частый гость
 
Группа: Свой
Сообщений: 128
Регистрация: 30-06-04
Из: Odessa
Пользователь №: 216

|
Цитата(USTAS @ Oct 31 2005, 17:16) Сравнение двух указателей в FIFO можно осуществлять на двунаправленном счетчике, но для этого необходимо события записи и чтения перевести на одну тактовую. Тогда: WNR = ( WR & ~RD); // только запись RNW = (~WR & RD); // только чтение always @ (posedge WCLK) begin if (FLUSH) COUNT = 0; // очистка FIFO else case (1'b1) WNR: COUNT = COUNT + 1; RNW: COUNT = COUNT - 1; endcase end не шарю в верилоге, но попой чувствую что при длительности клока чтения в 4-е, скажем, раза больше длительности клока записи получим 4 вычитания за один такт чтения.. такая конструкция с успехом при одном клоке с обоих сторон работает а ваще 2документа из предыдущего поста помогли железно
--------------------
однако..
|
|
|
|
|
Nov 1 2005, 08:26
|
Участник

Группа: Свой
Сообщений: 46
Регистрация: 27-09-04
Пользователь №: 731

|
Для того, чтобы приведенный код работал, НЕОБХОДИМО СОБЫТИЯ ЗАПИСИ И ЧТЕНИЯ ПЕРЕВЕСТИ НА ОДНУ ТАКТОВУЮ. Думаю так заметнее стало, а то видно не прочитали...
В приведенном коде события WR и RD предварительно должны быть переведены на тактовую WCLK. Это можно проделать разными способами, и порой реализация зависит от специфики применения FIFO в схеме.
|
|
|
|
|
Nov 8 2005, 01:50
|

Участник

Группа: Новичок
Сообщений: 17
Регистрация: 29-10-05
Пользователь №: 10 268

|
Принцип следующий (так у меня в проекте на Альтере сделано). Берется синхронная FIFO, т.е. с одним клоком и входами разрешения чтения RDEna и разрешения записи WREna. На клок фифо вешается высокая тактовая частота, скажем Fт. Тактовый сигнал чтения (пусть будет RDClk, частота Frd) заводишь на вход запуска одновибратора. Сам одновибратор тактируется по частоте Fт. В AHLD одновибратор строится буквально на двух триггерах DFF, который формирует одиночный импульс длительностью T = 1/Fт, по какому тебе угодно перепаду сигнала RDClock. Этот самый импульс и используешь как импульс разрешения чтения RDEna, тогда будет все читаться однократно. А теперь ОГРАНИЧЕНИЯ: После перепада сигнала RDClock удерживать его не менее Т, гарантированное чтение с выхода фифо производить не ранее чем через 2Т после перепада сигнала RDClock, следствие, 2Frd < Fт. Если же уделить внимание метастабильности, то добавьте еще один триггер: http://www.elvira.ru/_files/tektronix.pdf
--------------------
"Слабые места любого проекта любят собираться в группы" - Пятый закон проектирования. "Двусмысленность инвариантна" - Принцип неопределенности Хартца. Законы мерфи (с) А. БЛОХ.
|
|
|
|
|
Nov 8 2005, 05:18
|
Вечный ламер
     
Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453

|
Цитата(Coryphae @ Nov 7 2005, 20:50)  Принцип следующий (так у меня в проекте на Альтере сделано). Берется синхронная FIFO, т.е. с одним клоком и входами разрешения чтения RDEna и разрешения записи WREna. На клок фифо вешается высокая тактовая частота, скажем Fт. Тактовый сигнал чтения (пусть будет RDClk, частота Frd) заводишь на вход запуска одновибратора. Сам одновибратор тактируется по частоте Fт. В AHLD одновибратор строится буквально на двух триггерах DFF, который формирует одиночный импульс длительностью T = 1/Fт, по какому тебе угодно перепаду сигнала RDClock. Этот самый импульс и используешь как импульс разрешения чтения RDEna, тогда будет все читаться однократно. А теперь ОГРАНИЧЕНИЯ: После перепада сигнала RDClock удерживать его не менее Т, гарантированное чтение с выхода фифо производить не ранее чем через 2Т после перепада сигнала RDClock, следствие, 2Frd < 2Fт. Если же уделить внимание метастабильности, то добавьте еще один триггер: http://www.elvira.ru/_files/tektronix.pdfЧего только люди не придумают, лишь бы исползовать двухклоковой памяти зачем городить огород, двухпортовка уже есть праактически во всех ФПГА, остаеться только корректно обработать флаги и указатели. А алгоритм их обработки достаточно прост и прекрасно расписан в указаных документах.
--------------------
|
|
|
|
|
Nov 9 2005, 09:40
|

Участник

Группа: Новичок
Сообщений: 17
Регистрация: 29-10-05
Пользователь №: 10 268

|
Цитата(des00 @ Nov 8 2005, 08:48)  Чего только люди не придумают, лишь бы исползовать двухклоковой памяти зачем городить огород, двухпортовка уже есть праактически во всех ФПГА, остаеться только корректно обработать флаги и указатели. А алгоритм их обработки достаточно прост и прекрасно расписан в указаных документах. Ну тогда подскажите какие параметры нужно выставить на примере мегафункций lpm_fifo_dc или dcfifo по теме данной ветки, только тогда вашу критику можно считать конструктивной, и вы однозначно поможете и мне и автору ветки.
--------------------
"Слабые места любого проекта любят собираться в группы" - Пятый закон проектирования. "Двусмысленность инвариантна" - Принцип неопределенности Хартца. Законы мерфи (с) А. БЛОХ.
|
|
|
|
|
Nov 9 2005, 22:12
|

Участник

Группа: Новичок
Сообщений: 17
Регистрация: 29-10-05
Пользователь №: 10 268

|
2dess00 Я не против, если вы приведете ПРИМЕРЫ "двухпортовки" на основе FPGA любой другой фирмы, какой пердпочтете. Вот мне интересно для Alter`ы... Однако все ваши ОТВЕТЫ можно считать неинформативными в отстутствие каких либо конкретных примеров и ссылок(на ветки тогоже тот-же телесис). Надеясь на ОТВЕТ, с уважением, Е.
--------------------
"Слабые места любого проекта любят собираться в группы" - Пятый закон проектирования. "Двусмысленность инвариантна" - Принцип неопределенности Хартца. Законы мерфи (с) А. БЛОХ.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|