реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Сборка Nios процессора
Veg@
сообщение Feb 26 2010, 17:42
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 16-09-09
Пользователь №: 52 416



В сборке процессора большого опыта не имею, изучал по данному материалу. Возникла необходимость сборки более сложного процессора и возникли трудности с соотнесением большого числа пинов для собранной системы (пункт 3.1 указанного документа). Это необходимо выполнять только вручную или же возможно как-то автоматизировать, иначе возникают большие трудности и неудобства? Спасибо.

Сообщение отредактировал Veg@ - Feb 26 2010, 17:44
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Mar 1 2010, 08:35
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 Veg@
можно 2-мя путями:
1) Через PinPlanner - немного так сказать "автоматический" путь
Ссылка1
Ссылка2
2) Через QSF-файл - там всё руками править laughing.gif но это удобно когда одна платформа на прожекты: Cntrl+C -> Cntrl+V wink.gif
В форуме описывались примеры правки QSF-файла
Go to the top of the page
 
+Quote Post
Veg@
сообщение Mar 11 2010, 11:05
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 16-09-09
Пользователь №: 52 416



2 Kuzmi4
Спасибо, но я не совсем понял как это может мне помочь.
Возможно, я не правильно выразил суть вопроса: мне необходимо создать Verilog-модуль верхнего уровня, который бы определял I/O пины для моей Nios-системы (clock, reset и пр.).
В указанном выше документе не указано, что нужно делать в случае разработки большего по размеру проекта:
Цитата
Normally, the Nios II module is likely to be a part of a larger design. However, in the case of our simple
example there is no other circuitry needed. All we need to do is instantiate the Nios II system in our top-level
Verilog file, and connect inputs and outputs of the parallel I/O ports, as well as the clock and reset inputs, to the
appropriate pins on the Cyclone II device.
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Mar 11 2010, 11:24
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



Цитата(Veg@ @ Mar 11 2010, 13:05) *
...мне необходимо создать Verilog-модуль верхнего уровня, который бы определял I/O пины для моей Nios-системы (clock, reset и пр.)...


Референсный документ
страница 65

сходу идея - используя тот же перл создайте файл плейсмента и включите его в топ прожекта laughing.gif
Go to the top of the page
 
+Quote Post
vadimuzzz
сообщение Mar 11 2010, 12:28
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 2 291
Регистрация: 21-07-05
Пользователь №: 6 988



Цитата(Veg@ @ Mar 11 2010, 17:05) *
Возможно, я не правильно выразил суть вопроса: мне необходимо создать Verilog-модуль верхнего уровня, который бы определял I/O пины для моей Nios-системы (clock, reset и пр.).

так он же автоматом генерится. имя файла что-то вроде имя_системы_inst.v
Go to the top of the page
 
+Quote Post
Veg@
сообщение Mar 11 2010, 13:07
Сообщение #6


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 16-09-09
Пользователь №: 52 416



Цитата(vadimuzzz @ Mar 11 2010, 15:28) *
так он же автоматом генерится. имя файла что-то вроде имя_системы_inst.v
Да, действительно, не заметил. Спасибо.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd June 2025 - 05:27
Рейтинг@Mail.ru


Страница сгенерированна за 0.01383 секунд с 7
ELECTRONIX ©2004-2016