|
|
  |
Банки ПЛИС |
|
|
|
Mar 22 2010, 11:25
|
Частый гость
 
Группа: Участник
Сообщений: 142
Регистрация: 3-07-08
Пользователь №: 38 716

|
Цитата(Methane @ Mar 22 2010, 14:17)  С очень большой вероятностью, пофиг какой сигнал в какой банк. Но если оно приходит в один банк, то проще в случае чего с питанием итд. просто пытался каждый сигнал в отдельный банк, проблемно выходит, так как корпус шариковый. Либо дофига слоев надо..
Сообщение отредактировал Виталий_Ж - Mar 22 2010, 11:26
|
|
|
|
|
Mar 22 2010, 11:53
|
Частый гость
 
Группа: Участник
Сообщений: 142
Регистрация: 3-07-08
Пользователь №: 38 716

|
Цитата(Methane @ Mar 22 2010, 14:39)  Нужно ВСЕ сигналы тактируемые одним клоком, в один банк уложить это просто нереально.....за пределами воображения.. к тому же, повторюсь, клоки идут уже от PLL, поэтому наверно все равно из какого они банка Цитата(Methane @ Mar 22 2010, 14:39)  И в чем проблема что слоев много? Плата что 4х что 6и слойная по цене не сильно отличаются. ИМХО в передах разумного это 8 слоев. мне сдается, что это не совсем хорошо когда один сигнал распихан по разным слоям.. или все равно?
Сообщение отредактировал Виталий_Ж - Mar 22 2010, 11:57
|
|
|
|
|
Mar 22 2010, 12:09
|

Гуру
     
Группа: Свой
Сообщений: 3 615
Регистрация: 12-01-09
Из: США, Главное разведовательное управление
Пользователь №: 43 230

|
Цитата(DmitryR @ Mar 22 2010, 13:46)  Рискуя опозориться спрошу: а откуда это требование взялось? Где-то в доках Альтеры. Если снова замечу, скажу где именно. Я об этом читал довольно давно. Цитата(Виталий_Ж @ Mar 22 2010, 13:53)  это просто нереально.....за пределами воображения.. к тому же, повторюсь, клоки идут уже от PLL, поэтому наверно все равно из какого они банка Кажется мы о разном говорим. Цитата мне сдается, что это не совсем хорошо когда один сигнал распихан по разным слоям.. или все равно? Если слои одинаковые, одинаковое волновое сопротивление, то какая разница сигналу. Или иными словами, обычно один слой это два ряда шариков (по крайней мере так где-то читал). Тоесть первый слой - первый и второй ряд шариков, нижний - третий и четвертый, дальше идут уже внутренние слои если плата 6 слойка. Во внутренних слоях можно вытащить сигналы с пятого и шестого, и седьмого и восьмого рядов. ИМХО этого должно быть достаточно.
|
|
|
|
|
Mar 23 2010, 11:39
|
Частый гость
 
Группа: Свой
Сообщений: 127
Регистрация: 16-02-07
Из: Долгопрудный
Пользователь №: 25 406

|
Цитата(Methane @ Mar 22 2010, 15:09)  Где-то в доках Альтеры Альтеру не "кушал", но что-то не верится, что у них все так печально. Вообще распределение сигналов шины по банкам зависит наверное зависит от: - Синхронизации сигналов (если о Xilinx - то варинаты глобальная/региональная) - SSO, как уже говорили - Электрических стандартов других сигналов в банках На логику плиса сказаться может, в зависимости от того, что потом с этой шиной делать: если планируется какая-то обработка - то наверно лучше не размазывать по всему периметру, а если еще и частота высокая - то лучше в банк или смежные (причем смежные на кристалле, а не по контактам). А если шина вначале поступает на FIFO и плис не сильно крупный - то думаю, что распределение не сильно критично. В крайнем случае можете проверить перед разводкой  P.S. Кстати насчет DDR2 DIMM - там каждый байт идет со своим синхросигналом, поэтому шина и размазывается без проблем по нескольким банкам.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|