|
|
  |
MG Expedition ликбез ... |
|
|
|
Jun 22 2010, 10:14
|

Гуру
     
Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512

|
Цитата(baken @ Jun 22 2010, 13:11)  У меня вопрос к fill. В лабораторных к Hyperlynx есть lab_06 для моделирования линий CK от DDR2. В описании к лабе сказано что вот мол, представляем схему DIMM DDR2, которая соотвествует JEDEC спецификации. Затем идет проверка качества сигналов и добавляется конденсатор 10pF который все исправляет. Это мне понятно. А непонятно вот что, специально посмотрел все стандарты для DIMM модулей на DDR2, нашел точно такую же схему разводки CK для 240pin SODIMM PC-5300 документ 4.20.13 Card типа H. На PC4200, о котором идет речь в лабе похоже стандарта нет в принципе. Так вот размеры на TL в стандарте указаны в разы отличающиесь от тех что на схеме. И пределы этих размеров в стандарте не более +/-0.3mm. Тогда вопрос, зачем делать такой жесткий стандарт, если можно поставить размеры от фонаря в 3..5 раз больше чем в стандарте, а в лабе особенно большая разница для TL на входе микросхем 3.5-18mm ( по стандарту 3.5мм) если все можно исправить конденсатором в 5..10пик. Или есть какой то другой стандарт, или я чего то непонима 1. Не совсем понял о каких конкретно лаботаторных идет речь - документ, страница. 2. Вопрос не совсем по адресу, т.к. я не являюсь крупным спецом в SI (нет времени глубоко вникать в данные вопросы) - могу только помочь в вопросах непосредственного использования программ ментора. Возможно вам ответит кто-то другой кто более компетентен в теории SI.
--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю. www.megratec.ru
|
|
|
|
|
Jun 23 2010, 04:53
|
Местный
  
Группа: Свой
Сообщений: 212
Регистрация: 21-06-05
Из: Республика Беларусь
Пользователь №: 6 179

|
Цитата(baken @ Jun 22 2010, 12:11)  Тогда вопрос, зачем делать такой жесткий стандарт, если можно поставить размеры от фонаря в 3..5 раз больше чем в стандарте, а в лабе особенно большая разница для TL на входе микросхем 3.5-18mm ( по стандарту 3.5мм) если все можно исправить конденсатором в 5..10пик. Стандарт описывает ситуацию, когда обеспечивается согласование микросхем без дополнительных элементов. Каждый элемент - дополнительное место на плате. При проектировании устройств со сверхплотной компоновкой дополнительные компоненты противопоказаны. Следуя стандарту можно избежать появления нежелательных компонентов на плате. К тому же, добиться согласования можно не только конденсаторами... На сколько мне не изменяет память стандарт описывает соотношения временных характеристик, т.е. идет речь не об абсолютной длине, а о разности длин соответствующих цепей.
|
|
|
|
|
Jul 13 2010, 05:32
|
Местный
  
Группа: Свой
Сообщений: 210
Регистрация: 20-01-10
Из: M.O.
Пользователь №: 54 961

|
Вопрос ко всем, кто пользуется Manufacturing Output Validation. При проверке постоянно возникают ошибки Elements with mismatched property наподобие: Error 1: DB ELEMENT TYPE: SolderpasteNonViaPad : DCode = 11 Matching Artwork : DCode = 15 At: Start:(325.200000, 170.700000) -- End:(325.200000, 170.700000) Ошибки относятся, как правило, только к падам (NonViaPad) на слоях Soldermask, Solderpaste, Top и Bottom. Из документации: Цитата Property mismatch: Errors where an output element's property is not matching to that in layout. Example of Property mismatch in the case of Gerber is width (D-code) of a segment with that in layout. Все это прекрасно, но при визуальном сравнении, импортированного гербера и слоя в проекте, никаких различий не наблюдаю для элементов, чьи координаты указаны в логе проверки. Честно говоря, не особо знаком со структурой и синтаксисом формата gerber и не понимаю, как эти ошибки устранить. Это немного напрягает, т.к. визуально все в порядке, а с точки зрения системы выходные файлы не годны для производства.
|
|
|
|
|
Jul 13 2010, 10:45
|
Частый гость
 
Группа: Свой
Сообщений: 78
Регистрация: 15-08-06
Из: г. Таганрог
Пользователь №: 19 561

|
Возможно, что эта утилитка поможет http://www.paradigm-solutions.co.uk/twc.htm , но я с ней не разбирался.
|
|
|
|
|
Jul 13 2010, 21:14
|
Местный
  
Группа: Свой
Сообщений: 212
Регистрация: 21-06-05
Из: Республика Беларусь
Пользователь №: 6 179

|
Цитата(Alexer @ Jul 13 2010, 21:45)  Возможно, что эта утилитка поможет http://www.paradigm-solutions.co.uk/twc.htm , но я с ней не разбирался. Спасибо - здорово помогает: горячие клавиши на изменение ширины присутствуют...
|
|
|
|
|
Jul 15 2010, 04:46
|
Местный
  
Группа: Свой
Сообщений: 212
Регистрация: 21-06-05
Из: Республика Беларусь
Пользователь №: 6 179

|
Цитата(AlexN @ Jul 15 2010, 06:05)  приятная утилитка, только туплю как ее на toolbar припендюрить... она сама цепляется при запуске батника (иконка в виде смайла в тулбаре возле Fit Board'a)
|
|
|
|
|
Jul 15 2010, 08:17
|

Частый гость
 
Группа: Свой
Сообщений: 166
Регистрация: 27-09-05
Из: Канада, Торонто
Пользователь №: 9 008

|
Всем привет. Подскажите, возможно ли настроить в Expedition отображение на подобие как в OrCAD Layout? При пересечении дорожек место пересечения меняет цвет или иными словами, чтобы слои были прозрачными. И ещё, может кто-нибудь кинет какой нибудь пример платки в Expedition. Что-то никак найти не могу. Спасибо
Эскизы прикрепленных изображений
--------------------
Не стой на месте, иди, ищи новые тупики!
|
|
|
|
|
Jul 15 2010, 11:16
|

Частый гость
 
Группа: Свой
Сообщений: 166
Регистрация: 27-09-05
Из: Канада, Торонто
Пользователь №: 9 008

|
Цитата(fill @ Jul 15 2010, 14:05)  1. Уже обсуждалось и не раз, и с OpenGL и без него. Поиск работает. 2. Скачайте тренинг по Exp. - там есть пример разведенной платы. Спасибо, поищу. Хоть направление поиска определили
--------------------
Не стой на месте, иди, ищи новые тупики!
|
|
|
|
|
Jul 20 2010, 07:06
|

Знающий
   
Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207

|
При BA из EE в DxD получается следующий сабж, вызывающий лёгкое недоумение.  До изменений вывод T33 (IO_L16_SM12P), после изменений вывод T33 перескочил на IO_L15P_SM13P. Т.е. уже некоторое несоответствие по даташиту (имени пина), или это нормально? (сильно не пинайте, не схемотехник я  , не понимаю)
Эскизы прикрепленных изображений
--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
|
|
|
|
|
  |
80 чел. читают эту тему (гостей: 80, скрытых пользователей: 0)
Пользователей: 0
|
|
|