|
|
  |
Оцените пожалуйста дизайн схемы - > |
|
|
|
Jul 16 2010, 12:35
|

Профессионал
    
Группа: Свой
Сообщений: 1 433
Регистрация: 27-10-08
Из: Украина, Киев
Пользователь №: 41 215

|
Цитата(Corvus @ Jul 16 2010, 16:31)  Схема как схема Если в нормоконтроль не сдавать, то нормально. Номиналы конденсаторов С21-С28 правильные? И у LM1117 TAB должен быть соединён с выходом (ЕМНИП). Номиналы вроде правильные, это я анализатор срисовывал, в оригинале так, но проверю.. Спасибо!
--------------------
Брак - это такой вид отношений, в которых один всегда прав, - а другой - муж.
|
|
|
|
|
Jul 17 2010, 19:26
|

Профессионал
    
Группа: Свой
Сообщений: 1 433
Регистрация: 27-10-08
Из: Украина, Киев
Пользователь №: 41 215

|
Цитата(Methane @ Jul 17 2010, 18:12)  Вот вот. Проблема между прочим. И красивого решеня нет до сих пор. tie net который предлагает альтиум, может только в слоях топ и боттом работать. Сделать тоже самое внутри платы облом получается. Все (ну по крайней мере я) делали резистор в 0 Ом, и им соеденяли.Но это как минимум опять таки только топ или боттом, и самое дурное, нужно создавать элементы на 0.1, 0.25, 0.5мм итд. Что не совсем логично. И в реале нужно все же впаять этот 0 Ом резистор. Кроме указанного Владимиром, есть еще иной вариант, как мне кажется, более правильный smile.gif Кстати, сам Владимир его, в свое время, и подсказал smile.gif Как мне кажется, в Вашем случае лучше еще на схеме разделить земляные цепи. То есть, сделать цепи, например, DGND - цифровая земля, PGND - силовая и т.д. Затем, в одном месте на схеме объединить их с помощью объекта "соединитель цепей", имеющего тип не "Standard", а "Net Tie". Мы изобразили его в виде просто прямого отрезка линии красного цвета. без вывода позиционного обозначения. При этом, при печати схемы на монохромном принтере, этот элемент воспринимается просто как кусочек дорожки, соединяющий два разных типа земли. В качестве футпринта для этого компонента Вы рисуете просто две контактные площадки, слегка "наползшие" друг на друга. Поскольку это компонент типа "Net Tie", то проверка на КЗ ругаться не будет. Размещаете этот "мостик" в нужном Вам месте. Причем такой компонент можно размещать не только на поверхности платы, но и на внутренних слоях. Затем строите Ваши полигоны в нужных местах. Если один полигон должен располагаться внутри другого, то необходимо задать порядок их прорисовки в Tools - Polygon Pours - Polygon Manager (это на PCB). Первыми должны прорисовываться внутренние полигоны, затем - наружные.
--------------------
Брак - это такой вид отношений, в которых один всегда прав, - а другой - муж.
|
|
|
|
|
Jul 18 2010, 16:03
|

Гуру
     
Группа: Модераторы
Сообщений: 11 653
Регистрация: 25-03-05
Из: Минск
Пользователь №: 3 671

|
Цитата tie net который предлагает альтиум, может только в слоях топ и боттом работать. Неправда. Во всех, включаю multilayer Цитата Все (ну по крайней мере я) делали резистор в 0 Ом, и им соеденяли. Ну не надо о всех Цитата Кстати, сам Владимир его, в свое время, и подсказал угу и где-то написал, и пользуюсь Цитата Вы рисуете просто две контактные площадки, слегка "наползшие" друг на друга можно и не слегка, можно полностью совместить
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|