|
|
  |
алгоритм прошивки Altera, порт Jam STAPL Player в AVR |
|
|
|
Dec 6 2010, 19:49
|

Профессионал
    
Группа: Свой
Сообщений: 1 143
Регистрация: 30-09-08
Из: Новочеркасск
Пользователь №: 40 581

|
интересует портирование Jam STAPL Player под платформу AVR. Jam STAPL Player скачал, redme прочитал, однако тех рекомендаций, что там описаны, недостаточно для портирования... может, кто уже делал подобное? у меня система с 8К ОЗУ - даже после удаления тестовых строк компиляция Jam STAPL Player показывает потребность в более чем 10К ОЗУ... как быть? P.S. на всякий случай продублирую сообщение в разделе AVR: прошу модераторов отнестись с пониманием - проблема комплекстная...
--------------------
Я бы взял частями... но мне надо сразу.
|
|
|
|
|
Dec 7 2010, 07:06
|

Профессионал
    
Группа: Свой
Сообщений: 1 143
Регистрация: 30-09-08
Из: Новочеркасск
Пользователь №: 40 581

|
Цитата(vmp @ Dec 7 2010, 09:45)  А обязательно через JTAG шить? Альтера какая? FPGA (Cyclone/Arria/Stratix) или CPLD (MAX)? FPGA куда удобнее конфигурить через DATA0/DCLK (реализуется на половинке SPI или программно). И формат файла - бинарник (rbf). будьте любезны, ткните на документацию по протоколу такой прошивки! и, если можно, подскажите, чем можно "традиционный" файл сконвертить в бинарный - на всякий случай! просто по JTAG нагуглил, а по бинарной заливке что-то никак... я просто не в теме, даже не представляю, что искать! полу-SPI меня устроит. ну и вообще, интересно было бы понять, как при этом идет запись-верификация-защита...
--------------------
Я бы взял частями... но мне надо сразу.
|
|
|
|
|
Dec 7 2010, 07:34
|

Местный
  
Группа: Свой
Сообщений: 426
Регистрация: 20-01-05
Из: Зеленоград
Пользователь №: 2 070

|
Цитата(ARV @ Dec 7 2010, 10:06)  будьте любезны, ткните на документацию по протоколу такой прошивки! и, если можно, подскажите, чем можно "традиционный" файл сконвертить в бинарный - на всякий случай! просто по JTAG нагуглил, а по бинарной заливке что-то никак... я просто не в теме, даже не представляю, что искать! полу-SPI меня устроит. ну и вообще, интересно было бы понять, как при этом идет запись-верификация-защита... Серию Альтеры огласите! У них есть 2 типа микросхем. FPGA нужно каждый раз загружать после включения питания, в них нет собственного ПЗУ. CPLD - имеют собственное ПЗУ, его достаточно прошить один раз. Алгоритм загрузки FPGA описан в даташите, сейчас Альтера называет его handbook, например для Циклона-4 он лежит здесь: http://www.altera.com/products/devices/cyc...-literature.jspЕсть целиком (первая ссылка на странице, 12 МБ), есть по частям. Вам в нем надо читать Chapter 8. Configuration and Remote System Upgrades in Cyclone IV Devices, а в нем главу PS Configuration. Там есть рисунок Figure 8–13. Single-Device PS Configuration Using an External Host - это схема подключения, и рисунок Figure 8–16. PS Configuration Timing Waveform - это временная диаграмма.
|
|
|
|
|
Dec 7 2010, 19:53
|
Знающий
   
Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737

|
Цитата(ARV @ Dec 7 2010, 09:13)  так в чем портирование-то заключаться будет? в том, что надо самостоятельно реализовать интерпретатор этого языка? для JAM-плеера есть исходник на Си, в нем остается что-то изменить - вот и портирование... а тут - работа с нуля Язык значительно проще. Может так оказаться, что будет проще написать его интерпретатор с нуля, чем ужиматься с JAM. Xilinx XAPP424 Embedded JTAG ACE Player, application noteМожете еще посмотреть не на исходный JAM Player, а на jbc player - тот, который байт код исполняет.
|
|
|
|
|
Dec 8 2010, 06:36
|

Местный
  
Группа: Свой
Сообщений: 426
Регистрация: 20-01-05
Из: Зеленоград
Пользователь №: 2 070

|
Цитата(ARV @ Dec 7 2010, 12:48)  в моем случае речь о EPM9320RCxxxx Мда... Антиквариат 1994 года выпуска. http://www.altera.com/literature/lit-mature.jsp#max9000Тогда или прошивать с писюка через байт-бластер, или вам правильно посоветовали jbc player.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|