реклама на сайте
подробности

 
 
2 страниц V   1 2 >  
Reply to this topicStart new topic
> AT91sam7S128 UART для Keil, Как реализовать прерывание для UART в Keil.
Cezar
сообщение Apr 20 2011, 19:13
Сообщение #1





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



Приветствую. С ARM столкнулся 1 раз и как что плохо представлю.
И так задача на один UART принимать не какие, данных их обрабатывать и передавать на 2 UART.
Принимать данные на 1 по прерыванию. И вот тут и возникла проблема. Как это реализовать? Перебрал куча вариантов не один из них нормально не работает. Прерывание не возникает. Под IAR вроде как надо правильно прописать в Startup.c работу с прерываниями и разрешение глобального. А как это сделать в Keil?. Если есть возможность выложите пример для работы с прерыванием UART под Keil. Мои поиски в нэти и в examplax ни к чему не привели.

Go to the top of the page
 
+Quote Post
kovigor
сообщение Apr 20 2011, 19:37
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 5 273
Регистрация: 30-03-10
Пользователь №: 56 295



Цитата(Cezar @ Apr 20 2011, 23:13) *
Мои поиски в нэти и в examplax ни к чему не привели.


Завтра утром выложу. А вообще, скачайте себе книжку Редькина и разберитесь сами.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 20 2011, 20:06
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Cezar @ Apr 20 2011, 23:13) *
Мои поиски в нэти и в examplax ни к чему не привели.

Выложите свой код и стартап - посмотрим-поправим.

Цитата(kovigor @ Apr 20 2011, 23:37) *
А вообще, скачайте себе книжку Редькина и разберитесь сами.

Разобраться самому - это всегда хорошо, только книжка Редькина весьма сомнительный помощник.
Go to the top of the page
 
+Quote Post
kovigor
сообщение Apr 20 2011, 20:25
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 5 273
Регистрация: 30-03-10
Пользователь №: 56 295



Цитата(aaarrr @ Apr 20 2011, 23:06) *
Выложите свой код и стартап - посмотрим-поправим.


Разобраться самому - это всегда хорошо, только книжка Редькина весьма сомнительный помощник.



Эта книжка - просто перевод даташита. Иногда бывает полезна. Но от чтения даташита не освобождает.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 20 2011, 20:45
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(kovigor @ Apr 21 2011, 00:25) *
Эта книжка - просто перевод даташита. Иногда бывает полезна.

В том-то и дело, что никак не могу себе представить пользы от перевода даташита. Зато вреда - сколько угодно.
Самый смак, конечно, не в книжке, а в прилагаемом CD - атмеловским индусам есть у кого поучиться biggrin.gif
Go to the top of the page
 
+Quote Post
kovigor
сообщение Apr 20 2011, 20:54
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 5 273
Регистрация: 30-03-10
Пользователь №: 56 295



Цитата(aaarrr @ Apr 20 2011, 23:45) *
В том-то и дело, что никак не могу себе представить пользы от перевода даташита. Зато вреда - сколько угодно.
Самый смак, конечно, не в книжке, а в прилагаемом CD - атмеловским индусам есть у кого поучиться biggrin.gif


CD не смотрел. Вообще не люблю копаться в чужих программах без крайней необходимости. А книжка помогает быстро получить начальные сведения о той или иной подсистеме МК. Все-таки русские тексты я читаю гораздо легче, чем английские. А детали - да. Тут без даташита не разобраться. Скажу только, что эта книжка представляет из себя перевод достаточно качественный. Мне понравилось ...
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 20 2011, 21:00
Сообщение #7


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(kovigor @ Apr 21 2011, 00:54) *
Все-таки русские тексты я читаю гораздо легче, чем английские.

С техническими текстами у меня уже наоборот. Особенно заметно стало с появлением у некоторых производителей сайтов не русском языке - смотришь как баран на новые ворота и ничего понять и найти не можешь, приходится переключаться на английскую версию.
Go to the top of the page
 
+Quote Post
Cezar
сообщение Apr 20 2011, 21:46
Сообщение #8





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



Цитата(kovigor @ Apr 20 2011, 22:37) *
Завтра утром выложу.

...Больше спасибо..
Цитата(kovigor @ Apr 20 2011, 22:37) *
...А вообще, скачайте себе книжку Редькина и разберитесь сами.


У меня она в бумажном виде есть но там не написано как конфигурировать Startup под Keil.

Исходники свои выложу вечером.


Go to the top of the page
 
+Quote Post
Cezar
сообщение Apr 22 2011, 07:32
Сообщение #9





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



И так мой код

Startup взят дефлотный который кеил предложил для этого девайса

Код
;/*****************************************************************************/
;/* SAM7.S: Startup file for Atmel AT91SAM7 device series                     */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2005-2006 Keil Software. All rights reserved.               */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The SAM7.S code is executed after CPU Reset. This file may be
; *  translated with the following SET symbols. In uVision these SET
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code remaps exception vectors from
; *  on-chip RAM to address 0.
; *
; *  RAM_INTVEC: when set the startup code copies exception vectors
; *  from on-chip Flash to on-chip RAM.
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80          ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40          ; when F bit is set, FIQ is disabled


; Internal Memory Base Addresses
FLASH_BASE      EQU     0x00100000  
RAM_BASE        EQU     0x00200000


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000080
USR_Stack_Size  EQU     0x00000400

ISR_Stack_Size  EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3

Stack_Mem       SPACE   USR_Stack_Size
__initial_sp    SPACE   ISR_Stack_Size
Stack_Top


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
__heap_base
Heap_Mem        SPACE   Heap_Size
__heap_limit


; Reset Controller (RSTC) definitions
RSTC_BASE       EQU     0xFFFFFD00    ; RSTC Base Address
RSTC_MR         EQU     0x08          ; RSTC_MR Offset

;/*
;// <e> Reset Controller (RSTC)
;//   <o1.0>     URSTEN: User Reset Enable
;//              <i> Enables NRST Pin to generate Reset
;//   <o1.8..11> ERSTL: External Reset Length <0-15>
;//              <i> External Reset Time in 2^(ERSTL+1) Slow Clock Cycles
;// </e>
;*/
RSTC_SETUP      EQU     1
RSTC_MR_Val     EQU     0xA5000401


; Embedded Flash Controller (EFC) definitions
EFC_BASE        EQU     0xFFFFFF00    ; EFC Base Address
EFC0_FMR        EQU     0x60          ; EFC0_FMR Offset
EFC1_FMR        EQU     0x70          ; EFC1_FMR Offset

;// <e> Embedded Flash Controller 0 (EFC0)
;//   <o1.16..23> FMCN: Flash Microsecond Cycle Number <0-255>
;//               <i> Number of Master Clock Cycles in 1us
;//   <o1.8..9>   FWS: Flash Wait State
;//               <0=> Read: 1 cycle / Write: 2 cycles
;//               <1=> Read: 2 cycle / Write: 3 cycles
;//               <2=> Read: 3 cycle / Write: 4 cycles
;//               <3=> Read: 4 cycle / Write: 4 cycles
;// </e>
EFC0_SETUP      EQU     1
EFC0_FMR_Val    EQU     0x00320100

;// <e> Embedded Flash Controller 1 (EFC1)
;//   <o1.16..23> FMCN: Flash Microsecond Cycle Number <0-255>
;//               <i> Number of Master Clock Cycles in 1us
;//   <o1.8..9>   FWS: Flash Wait State
;//               <0=> Read: 1 cycle / Write: 2 cycles
;//               <1=> Read: 2 cycle / Write: 3 cycles
;//               <2=> Read: 3 cycle / Write: 4 cycles
;//               <3=> Read: 4 cycle / Write: 4 cycles
;// </e>
EFC1_SETUP      EQU     0
EFC1_FMR_Val    EQU     0x00320100


; Watchdog Timer (WDT) definitions
WDT_BASE        EQU     0xFFFFFD40    ; WDT Base Address
WDT_MR          EQU     0x04          ; WDT_MR Offset

;// <e> Watchdog Timer (WDT)
;//   <o1.0..11>  WDV: Watchdog Counter Value <0-4095>
;//   <o1.16..27> WDD: Watchdog Delta Value <0-4095>
;//   <o1.12>     WDFIEN: Watchdog Fault Interrupt Enable
;//   <o1.13>     WDRSTEN: Watchdog Reset Enable
;//   <o1.14>     WDRPROC: Watchdog Reset Processor
;//   <o1.28>     WDDBGHLT: Watchdog Debug Halt
;//   <o1.29>     WDIDLEHLT: Watchdog Idle Halt
;//   <o1.15>     WDDIS: Watchdog Disable
;// </e>
WDT_SETUP       EQU     1
WDT_MR_Val      EQU     0x00008000


; Power Mangement Controller (PMC) definitions
PMC_BASE        EQU     0xFFFFFC00    ; PMC Base Address
PMC_MOR         EQU     0x20          ; PMC_MOR Offset
PMC_MCFR        EQU     0x24          ; PMC_MCFR Offset
PMC_PLLR        EQU     0x2C          ; PMC_PLLR Offset
PMC_MCKR        EQU     0x30          ; PMC_MCKR Offset
PMC_SR          EQU     0x68          ; PMC_SR Offset
PMC_MOSCEN      EQU     (1<<0)        ; Main Oscillator Enable
PMC_OSCBYPASS   EQU     (1<<1)        ; Main Oscillator Bypass
PMC_OSCOUNT     EQU     (0xFF<<8)     ; Main OScillator Start-up Time
PMC_DIV         EQU     (0xFF<<0)     ; PLL Divider
PMC_PLLCOUNT    EQU     (0x3F<<8)     ; PLL Lock Counter
PMC_OUT         EQU     (0x03<<14)    ; PLL Clock Frequency Range
PMC_MUL         EQU     (0x7FF<<16); PLL Multiplier
PMC_USBDIV      EQU     (0x03<<28)    ; USB Clock Divider
PMC_CSS         EQU     (3<<0)        ; Clock Source Selection
PMC_PRES        EQU     (7<<2)        ; Prescaler Selection
PMC_MOSCS       EQU     (1<<0)        ; Main Oscillator Stable
PMC_LOCK        EQU     (1<<2)        ; PLL Lock Status
PMC_MCKRDY      EQU     (1<<3)        ; Master Clock Status

;// <e> Power Mangement Controller (PMC)
;//   <h> Main Oscillator
;//     <o1.0>      MOSCEN: Main Oscillator Enable
;//     <o1.1>      OSCBYPASS: Oscillator Bypass
;//     <o1.8..15>  OSCCOUNT: Main Oscillator Startup Time <0-255>
;//   </h>
;//   <h> Phase Locked Loop (PLL)
;//     <o2.0..7>   DIV: PLL Divider <0-255>
;//     <o2.16..26> MUL: PLL Multiplier <0-2047>
;//                 <i> PLL Output is multiplied by MUL+1
;//     <o2.14..15> OUT: PLL Clock Frequency Range
;//                 <0=> 80..160MHz  <1=> Reserved
;//                 <2=> 150..220MHz <3=> Reserved
;//     <o2.8..13>  PLLCOUNT: PLL Lock Counter <0-63>
;//     <o2.28..29> USBDIV: USB Clock Divider
;//                 <0=> None  <1=> 2  <2=> 4  <3=> Reserved
;//   </h>
;//   <o3.0..1>   CSS: Clock Source Selection
;//               <0=> Slow Clock
;//               <1=> Main Clock
;//               <2=> Reserved
;//               <3=> PLL Clock
;//   <o3.2..4>   PRES: Prescaler
;//               <0=> None
;//               <1=> Clock / 2    <2=> Clock / 4
;//               <3=> Clock / 8    <4=> Clock / 16
;//               <5=> Clock / 32   <6=> Clock / 64
;//               <7=> Reserved
;// </e>
PMC_SETUP       EQU     1
PMC_MOR_Val     EQU     0x00000601
PMC_PLLR_Val    EQU     0x00191C05
PMC_MCKR_Val    EQU     0x00000007


                PRESERVE8
                

; Area Definition and Entry Point
;  Startup Code must be linked first at Address at which it expects to run.

                AREA    RESET, CODE, READONLY
                ARM


; Exception Vectors
;  Mapped to Address 0.
;  Absolute addressing mode must be used.
;  Dummy Handlers are implemented as infinite loops which can be modified.

Vectors         LDR     PC,Reset_Addr        
                LDR     PC,Undef_Addr
                LDR     PC,SWI_Addr
                LDR     PC,PAbt_Addr
                LDR     PC,DAbt_Addr
                NOP                          ; Reserved Vector
;               LDR     PC,IRQ_Addr
                LDR     PC,[PC,#-0xF20]      ; Vector From AIC_IVR
;               LDR     PC,FIQ_Addr
                LDR     PC,[PC,#-0xF20]      ; Vector From AIC_FVR

Reset_Addr      DCD     Reset_Handler
Undef_Addr      DCD     Undef_Handler
SWI_Addr        DCD     SWI_Handler
PAbt_Addr       DCD     PAbt_Handler
DAbt_Addr       DCD     DAbt_Handler
                DCD     0                    ; Reserved Address
IRQ_Addr        DCD     IRQ_Handler
FIQ_Addr        DCD     FIQ_Handler

Undef_Handler   B       Undef_Handler
SWI_Handler     B       SWI_Handler
PAbt_Handler    B       PAbt_Handler
DAbt_Handler    B       DAbt_Handler
IRQ_Handler     B       IRQ_Handler
FIQ_Handler     B       FIQ_Handler


; Reset Handler

                EXPORT  Reset_Handler
Reset_Handler  


; Setup RSTC
                IF      RSTC_SETUP != 0
                LDR     R0, =RSTC_BASE
                LDR     R1, =RSTC_MR_Val
                STR     R1, [R0, #RSTC_MR]
                ENDIF


; Setup EFC0
                IF      EFC0_SETUP != 0
                LDR     R0, =EFC_BASE
                LDR     R1, =EFC0_FMR_Val
                STR     R1, [R0, #EFC0_FMR]
                ENDIF

; Setup EFC1
                IF      EFC1_SETUP != 0
                LDR     R0, =EFC_BASE
                LDR     R1, =EFC1_FMR_Val
                STR     R1, [R0, #EFC1_FMR]
                ENDIF

; Setup WDT
                IF      WDT_SETUP != 0
                LDR     R0, =WDT_BASE
                LDR     R1, =WDT_MR_Val
                STR     R1, [R0, #WDT_MR]
                ENDIF


; Setup PMC
                IF      PMC_SETUP != 0
                LDR     R0, =PMC_BASE

;  Setup Main Oscillator
                LDR     R1, =PMC_MOR_Val
                STR     R1, [R0, #PMC_MOR]

;  Wait until Main Oscillator is stablilized
                IF      (PMC_MOR_Val:AND:PMC_MOSCEN) != 0
MOSCS_Loop      LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_MOSCS
                BEQ     MOSCS_Loop
                ENDIF

;  Setup the PLL
                IF      (PMC_PLLR_Val:AND:PMC_MUL) != 0
                LDR     R1, =PMC_PLLR_Val
                STR     R1, [R0, #PMC_PLLR]

;  Wait until PLL is stabilized
PLL_Loop        LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_LOCK
                BEQ     PLL_Loop
                ENDIF

;  Select Clock
                IF      (PMC_MCKR_Val:AND:PMC_CSS) == 1; Main Clock Selected
                LDR     R1, =PMC_MCKR_Val
                AND     R1, #PMC_CSS
                STR     R1, [R0, #PMC_MCKR]
WAIT_Rdy1       LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_MCKRDY
                BEQ     WAIT_Rdy1
                LDR     R1, =PMC_MCKR_Val
                STR     R1, [R0, #PMC_MCKR]
WAIT_Rdy2       LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_MCKRDY
                BEQ     WAIT_Rdy2
                ELIF    (PMC_MCKR_Val:AND:PMC_CSS) == 3; PLL  Clock Selected
                LDR     R1, =PMC_MCKR_Val
                AND     R1, #PMC_PRES
                STR     R1, [R0, #PMC_MCKR]
WAIT_Rdy1       LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_MCKRDY
                BEQ     WAIT_Rdy1
                LDR     R1, =PMC_MCKR_Val
                STR     R1, [R0, #PMC_MCKR]
WAIT_Rdy2       LDR     R2, [R0, #PMC_SR]
                ANDS    R2, R2, #PMC_MCKRDY
                BEQ     WAIT_Rdy2
                ENDIF ; Select Clock
                ENDIF ; PMC_SETUP


; Copy Exception Vectors to Internal RAM

                IF      :DEF:RAM_INTVEC
                ADR     R8, Vectors    ; Source
                LDR     R9, =RAM_BASE     ; Destination
                LDMIA   R8!, {R0-R7}      ; Load Vectors
                STMIA   R9!, {R0-R7}      ; Store Vectors
                LDMIA   R8!, {R0-R7}      ; Load Handler Addresses
                STMIA   R9!, {R0-R7}      ; Store Handler Addresses
                ENDIF


; Remap on-chip RAM to address 0

MC_BASE EQU     0xFFFFFF00    ; MC Base Address
MC_RCR  EQU     0x00          ; MC_RCR Offset

                IF      :DEF:REMAP
                LDR     R0, =MC_BASE
                MOV     R1, #1
                STR     R1, [R0, #MC_RCR] ; Remap
                ENDIF


; Setup Stack for each mode

                LDR     R0, =Stack_Top

;  Enter Undefined Instruction Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_UND:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #UND_Stack_Size

;  Enter Abort Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_ABT:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #ABT_Stack_Size

;  Enter FIQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_FIQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #FIQ_Stack_Size

;  Enter IRQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_IRQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #IRQ_Stack_Size

;  Enter Supervisor Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_SVC:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #SVC_Stack_Size

;  Enter User Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_USR
                IF      :DEF:__MICROLIB

                EXPORT __initial_sp

                ELSE

                MOV     SP, R0
                SUB     SL, SP, #USR_Stack_Size

                ENDIF


; Enter the C code

                IMPORT  __main
                LDR     R0, =__main
                BX      R0


                IF      :DEF:__MICROLIB

                EXPORT  __heap_base
                EXPORT  __heap_limit

                ELSE
; User Initial Stack & Heap
                AREA    |.text|, CODE, READONLY

                IMPORT  __use_two_region_memory
                EXPORT  __user_initial_stackheap
__user_initial_stackheap

                LDR     R0, =  Heap_Mem
                LDR     R1, =(Stack_Mem + USR_Stack_Size)
                LDR     R2, = (Heap_Mem +      Heap_Size)
                LDR     R3, = Stack_Mem
                BX      LR
                ENDIF

                END

Инициализация уарта

Код
#define BR    115200                // Baud Rate
#define BRD  (MCK/16/BR)      // Baud Rate Divisor

AT91S_USART * pUSART0 = AT91C_BASE_US0;      // Global Pointer to USART0
AT91PS_AIC pAIC = AT91C_BASE_AIC; // pointer to AIC data structure


void USART0SetupNew(void/*U32 baudrate*/)
{
  // разрешение синхронизации USART0
  AT91C_BASE_PMC->PMC_PCER = (1<<AT91C_ID_US0);
    
  // разрешение перефирийной функции линии PIO
  AT91C_BASE_PIOA->PIO_PDR = AT91C_PA5_RXD0 | AT91C_PA6_TXD0; // enable peripheral control of PA0 and PA1
  AT91C_BASE_PIOA->PIO_ASR = AT91C_PIO_PA5 | AT91C_PIO_PA6;   // assigns the 2 I/O lines to peripheral A
  AT91C_BASE_PIOA->PIO_BSR = 0;                               // peripheral B function set to "no effect"

    
  pUSART0->US_CR = AT91C_US_RSTRX |          /* Reset Receiver      */
                  AT91C_US_RSTTX |          /* Reset Transmitter   */
                  AT91C_US_RXDIS |          /* Receiver Disable    */
                  AT91C_US_TXDIS;           /* Transmitter Disable */

  pUSART0->US_MR = AT91C_US_USMODE_NORMAL |  /* Normal Mode */
                  AT91C_US_CLKS_CLOCK    |  /* Clock = MCK */
                  AT91C_US_CHRL_8_BITS   |  /* 8-bit Data  */
                  AT91C_US_PAR_NONE      |  /* No Parity   */
                  AT91C_US_NBSTOP_1_BIT;    /* 1 Stop Bit  */

  pUSART0->US_BRGR = BRD;
  pUSART0->US_TTGR = 0;

  pUSART0->US_CR = AT91C_US_RXEN  |          // Receiver Enable    
                  AT91C_US_TXEN;            // Transmitter Enable  
  

  // Enable system controller's interrupt
AT91F_AIC_ConfigureIt (AT91C_BASE_AIC,AT91C_ID_US0, 1, AT91C_AIC_SRCTYPE_INT_HIGH_LEVEL, Usart0IrqHandler);

AT91C_BASE_US0->US_IER = (0x1 <<0);
AT91F_AIC_EnableIt(AT91C_BASE_AIC, AT91C_ID_US0);

AT91C_BASE_US0->US_IER = AT91C_US_RXRDY; // enable RXRDY usart1 receive interrupt
    // enable the USART1 receiver and transmitter
AT91C_BASE_US0->US_CR = AT91C_US_RXEN | AT91C_US_TXEN;  

}

unsigned int Usart0IrqHandler(void)
{

if ((AT91C_BASE_US1->US_CSR & AT91C_US_RXRDY) == AT91C_US_RXRDY)
  { // we have a receive interrupt
        //RX_FLAG = 1;
        //return AT91C_BASE_US0->US_RHR;
        AT91C_BASE_US1->US_THR = AT91C_BASE_US1->US_RHR;
    }
//else  return 0;

}


Иницаилизая MCU

Код
void CPU_init(void)
{
/нициализация EFC (Flash-памяти)
  AT91C_BASE_MC->MC_FMR = AT91C_MC_FWS_1FWS; // 2 цикла на чтение, 3 цикла на запись
  //настройка тактовых частот
  //включение и задание времени запуска основного генератора
  AT91C_BASE_PMC->PMC_MOR = (( AT91C_CKGR_OSCOUNT & (0x40 <<8) | AT91C_CKGR_MOSCEN ));
  // ожидание стабилизации частоты основного генератора
  //while(!(AT91C_BASE_PMC->PMC_SR & AT91C_PMC_MOSCS));
  
  //задание  частоты PLL  96,109 МГц и такт частоты UDP 48,058 МГц
  //AT91C_BASE_PMC->PMC_PLLR = AT91C_CKGR_USBDIV | (16 << 8)|
    //                         (AT91C_CKGR_MUL & (72 << 16)) |
      //                       (AT91C_CKGR_DIV & 14);
  

  //ожидание стабилизации PLL
  //while( !(AT91C_BASE_PMC->PMC_SR & AT91C_PMC_LOCK) );
    // ожидание стабилизации задающей частоты от PLL
  //while( !(AT91C_BASE_PMC->PMC_SR & AT91C_PMC_MCKRDY) );
  
  //задание задающей частоты и частоты процессора PLL/2=48 МГц
  //регистр PMC_MCKR не должен програмироваться одной операцией записи
  AT91C_BASE_PMC->PMC_MCKR = AT91C_PMC_PRES_CLK_2;
  // ожидание стабилизации задающей частоты
  //while( !(AT91C_BASE_PMC->PMC_SR & AT91C_PMC_MCKRDY) );
  //выбор основного источника тактового сигнала PLL
  AT91C_BASE_PMC->PMC_MCKR |= AT91C_PMC_CSS_PLL_CLK;
  // ожидание стабилизации задающей частоты
  //while( !(AT91C_BASE_PMC->PMC_SR & AT91C_PMC_MCKRDY) );
  // отключение сторожевого таймера
  AT91C_BASE_WDTC->WDTC_WDMR = AT91C_WDTC_WDDIS;
  
  // разрешение тактирования PIO
  AT91C_BASE_PMC->PMC_PCER|=(1 << AT91C_ID_PIOA);
}


и основная часть

Код
//#define at91sam7s128
#include "Board.h"


#define SPEED (MCKKHz/10)

//AT91PS_USART  u_pUSART0 = AT91C_BASE_US0;

const int led_mask[] = { LED1, LED2};

unsigned int LEDSpeed = 50*SPEED;

void change_speed (void) {
  if ((AT91C_BASE_PIOA->PIO_PDSR & SW1_MASK) == 0) {
    if (LEDSpeed > SPEED) LEDSpeed -= SPEED;
  }
  if ((AT91C_BASE_PIOA->PIO_PDSR & SW2_MASK) == 0) {
    if (LEDSpeed < MCK)   LEDSpeed += SPEED;
  }
}


void Delay (unsigned long a) { while (--a!=0); }

void wait (void) {
  unsigned int n;

  change_speed();
  for (n = 0; n < LEDSpeed; n++);
}
  

/*
* Main Program
*/

int main (void)
{
   //int i;
   CPU_init();
   USART0SetupNew(/*115200*/);
     // Configure the PIO Lines corresponding to LED1..LED4 as Outputs
   AT91C_BASE_PIOA->PIO_PER  = LED_MASK;
   AT91C_BASE_PIOA->PIO_OER  = LED_MASK;
   AT91C_BASE_PIOA->PIO_CODR = LED1;

   while(1)
   {
    AT91C_BASE_US0->US_RHR = '1';
    //Delay(600000);
    if ( (AT91C_BASE_PIOA->PIO_PDSR & LED1) == 0)// если выключин
    {
     AT91C_BASE_PIOA->PIO_SODR = LED1;
     AT91C_BASE_US0->US_RHR = '1';
     }
    else {
    AT91C_BASE_PIOA->PIO_CODR = LED1;
    AT91C_BASE_US0->US_RHR = '2';
    }
   }

}


Сообщение отредактировал Cezar - Apr 22 2011, 07:35
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 22 2011, 08:28
Сообщение #10


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Как минимум
Код
__irq void Usart0IrqHandler(void)

а не
Код
unsigned int Usart0IrqHandler(void)

Плюс нужно добавить запись EOICR.
Go to the top of the page
 
+Quote Post
Cezar
сообщение Apr 22 2011, 10:15
Сообщение #11





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



Цитата(aaarrr @ Apr 22 2011, 11:28) *
Как минимум
Код
__irq void Usart0IrqHandler(void)

а не
Код
unsigned int Usart0IrqHandler(void)


AT91F_AIC_ConfigureIt (AT91C_BASE_AIC,AT91C_ID_US0, 1, AT91C_AIC_SRCTYPE_INT_HIGH_LEVEL, Usart0IrqHandler);

Параметры вызова этой функции таковы
Код
__inline unsigned int AT91F_AIC_ConfigureIt (
    AT91PS_AIC pAic,  // \arg pointer to the AIC registers
    unsigned int irq_id,     // \arg interrupt number to initialize
    unsigned int priority,   // \arg priority to give to the interrupt
    unsigned int src_type,   // \arg activation and sense of activation
    void (*newHandler) () ) // \arg address of the interrupt handler
{
    unsigned int oldHandler;
    unsigned int mask;

    oldHandler = pAic->AIC_SVR[irq_id];

    mask = 0x1 << irq_id;
    //* Disable the interrupt on the interrupt controller
    pAic->AIC_IDCR = mask;
    //* Save the interrupt handler routine pointer and the interrupt priority
   [b] pAic->AIC_SVR[irq_id] = (unsigned int) newHandler;[/b]
    //* Store the Source Mode Register
    pAic->AIC_SMR[irq_id] = src_type | priority ;
    //* Clear the interrupt on the interrupt controller
    pAic->AIC_ICCR = mask;

    return oldHandler;
}

таким образом вылетает ошибка

Serial.c(89): error: #167: argument of type "void (*)(void)__irq" is incompatible with parameter of type "void (*)()"
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 22 2011, 10:22
Сообщение #12


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Cezar @ Apr 22 2011, 14:15) *
таким образом вылетает ошибка

Так приведите указатель к нужному типу руками. А лучше выбросьте эту функцию ввиду очевидной безблагодатности.
Go to the top of the page
 
+Quote Post
Cezar
сообщение Apr 22 2011, 11:09
Сообщение #13





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



Цитата(aaarrr @ Apr 22 2011, 11:28) *
...
Плюс нужно добавить запись EOICR.


Это в каком месте программы сделать и что именно записать.
Насколько я понял его стоит менять только тогда, когда прерывание сработало. Иначе они оно будет
обратно только один раз.

Сообщение отредактировал Cezar - Apr 22 2011, 11:09
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Apr 22 2011, 11:10
Сообщение #14


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Cezar @ Apr 22 2011, 15:09) *
Это в каком месте программы сделать и что именно записать.

В конце обработчика прерывания. Записать что угодно.
Go to the top of the page
 
+Quote Post
Cezar
сообщение Apr 22 2011, 11:14
Сообщение #15





Группа: Новичок
Сообщений: 9
Регистрация: 12-05-08
Из: Феодосия
Пользователь №: 37 452



Цитата(aaarrr @ Apr 22 2011, 14:10) *
В конце обработчика прерывания. Записать что угодно.


Да но оно у меня просто не возникает само перекрывание.
Хотя если в ручную при симуляции поставь флаг RXBUF то оно возникает.

Может я не прав но что бы программно симитировать что поступили данные делаюю следующее

Код
AT91C_BASE_US0->US_RHR = '1';


Сообщение отредактировал Cezar - Apr 22 2011, 11:17
Go to the top of the page
 
+Quote Post

2 страниц V   1 2 >
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 19:31
Рейтинг@Mail.ru


Страница сгенерированна за 0.01637 секунд с 7
ELECTRONIX ©2004-2016